第12章集成电路的测试与封装.ppt
《第12章集成电路的测试与封装.ppt》由会员分享,可在线阅读,更多相关《第12章集成电路的测试与封装.ppt(51页珍藏版)》请在三一办公上搜索。
1、第12章 集成电路的测试与封装,12.1 集成电路在芯片测试技术12.2 集成电路封装形式与工艺流程12.3 芯片键合12.4 高速芯片封装12.5 混合集成与微组装技术12.6 数字集成电路测试方法,设计错误测试 设计错误测试的主要目的是发现并定位设计错误,从而达到修改设计,最终消除设计错误的目的。设计错误的主要特点是同一设计在制造后的所有芯片中都存在同样的错误,这是区分设计错误与制造缺陷的主要依据。,12.1 集成电路在芯片测试技术,功能测试测试目的功能测试是针对制造过程中可能引起电路功能不正确而进行的测试,与设计错误相比,这种错误的出现具有随机性,测试的主要目的不是定位和分析错误而是判断
2、芯片上是否存在错误,即区分合格的芯片与不合格的芯片。,功能测试的困难源于以下两个方面:一个集成电路具有复杂的功能,含有大量的晶体管电路中的内部信号不可能引出到芯片的外面,而测试信号和测试结果只能从外部的少数管脚施加并从外部管脚进行观测。,测试的过程就是用测试仪器将测试向量(1和0组成的序列),通过探针施加到输入管脚,同时在输出管脚上通过探针进行检测,并与预期的结果进行比较。高速的测试仪器是非常昂贵的设备,测试每个芯片所用的时间必须尽可能地缩短,以降低测试成本。,集成电路测试所要做的工作,一是要将芯片与测试系统的各种联接线正确联接;二是要对芯片施加各种信号,通过分析芯片的输出信号,来得到芯片的功
3、能和性能指标。芯片与测试系统的联接 分为两种:芯片在晶圆测试的联接方法芯片成品测试的联接方法,集成电路测试信号联接方法,(1)芯片在晶圆测试的联接方法,一种10探针头的实物照片,GSG组合150um间距微波探头照片,两种芯片在晶圆测试用探针:,集成电路测试信号联接方法,(2)芯片成品测试的联接方法,测试机与被测电路板的联接照片,MT9308分选机,12.2集成电路封装形式与工艺流程,封装的作用(1)对芯片起到保护作用。封装后使芯片不受外界因素的影响而损坏,不因外部条件变化而影响芯片的正常工作;(2)封装后芯片通过外引出线(或称引脚)与外部系统有方便相可靠的电连接;(3)将芯片在工作中产生的热能
4、通过封装外壳散播出去,从研保证芯片温度保持在最高额度之下;(4)能使芯片与外部系统实现可靠的信号传输,保持信号的完整性。,封装的内容,通过一定的结构设计、工艺设计、电设计、热设计和可靠性设计制造出合格的外壳或引线框架等主要零部件;(2)改进封装结构、确定外形尺寸,使之达到通用化、标准化,并向多层次、窄节距、多引线、小外形和高密度方向发展;(3)保证自硅晶圆的减薄、划片和分片开始,直到芯片粘接、引线键合和封盖等一系列封装所需工艺的正确实施,达到一定的 规模化和自动化;(4)在原有的材料基础上,提供低介电系数、高导热、高机械强度等性能优越的新型有机、无机和金属材料;(5)提供准确的检验测试数据,为
5、提高集成电路封装的性能和可靠性提供有力的保证。,封装的形式,Package-封装体指芯片(Die)和不同类型的框架(L/F)和塑封料(EMC)形成的不同外形的封装体。IC Package的种类 按封装材料划分为:金属封装、陶瓷封装、塑料封装 按照和PCB板连接方式分为:PTH封装和SMT封装 按照封装外型可分为:SOT、SOIC、TSSOP、QFN、QFP、BGA、CSP等;,按封装材料划分为:,金属封装,陶瓷封装,塑料封装,金属封装主要用于军工或航天技术,无商业化产品;陶瓷封装优于金属封装,也用于军事产品,占少量商业化市场;塑料封装用于消费电子,因为其成本低,工艺简单,可靠性高而占有绝大部分
6、的市场份额;,按与PCB板的连接方式划分为:,PTH,SMT,PTH-Pin Through Hole,通孔式;SMT-Surface Mount Technology,表面贴装式。目前市面上大部分IC均采为SMT式的,按封装外型可分为:SOT、QFN、SOIC、TSSOP、QFP、BGA、CSP等;决定封装形式的两个关键因素:封装效率。芯片面积/封装面积,尽量接近1:1;引脚数。引脚数越多,越高级,但是工艺难度也相应增加;,封装形式和工艺逐步高级和复杂,其中,CSP由于采用了Flip Chip技术和裸片封装,达到了芯片面积/封装面积=1:1,为目前最高级的技术;,Company Logo,I
7、C Package(IC的封装形式),QFNQuad Flat No-lead Package 四方无引脚扁平封装 SOICSmall Outline IC 小外形IC封装 TSSOPThin Small Shrink Outline Package 薄小外形封装 QFPQuad Flat Package 四方引脚扁平式封装 BGABall Grid Array Package 球栅阵列式封装 CSPChip Scale Package 芯片尺寸级封装,常用集成电路封装形式,(1)DIP(Dual In-line Package)双列直插式封装,P型8引线封装,正视图,顶视图,常用集成电路封装
8、形式,(2)SOP(Small Outline Package)小外形封装,SOP实际上是DIP的变形,即将DIP的直插式引脚向外弯曲成90度,就成了适于表面贴装SMT(Surface Mount Technology)的封装了,只是外形尺寸和重量比DIP小得多。,SOP封装外形图,常用集成电路封装形式,(3)QFP(Quad Flat Package)四边引脚扁平封装,QFP封装结构,QFP的分类:,塑(Plastic)封 QFP(PQFP)薄型QFP(TQFP)窄(Fine)节距 QFP(FQFP),Company Logo,IC Package Structure(IC结构图),TOP
9、VIEW,SIDE VIEW,Lead Frame 引线框架,Gold Wire 金 线,Die Pad 芯片焊盘,Epoxy 银浆,Mold Compound 环氧树脂,集成电路封装工艺流程,引线键合是将芯片表面的铝压点和引线框架上的电极内端(有时称为柱)进行电连接最常用的方法(见下图)。引线键合放置精度通常是5m。键合线或是金或是铝,因为它在芯片压点和引线框架内端压点都形成良好键合,通常引线直径是2575m之间。,12.3 芯片键合,引线键合,传统装配与封装,Figure 20.1,引线焊接,EFO打火杆在磁嘴前烧球,Cap下降到芯片的Pad上,加Force和Power形成第一焊点,Cap
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 12 集成电路 测试 封装
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-6616935.html