第4章原理图与宏功能模块设计ppt课件.ppt
《第4章原理图与宏功能模块设计ppt课件.ppt》由会员分享,可在线阅读,更多相关《第4章原理图与宏功能模块设计ppt课件.ppt(56页珍藏版)》请在三一办公上搜索。
1、第4章 原理图与宏功能模块设计,EDA技术与VHDL设计,第4章 原理图与宏功能模块设计,4.1,Quartus II原理图设计,Quartus II的优化设置,Quartus II的时序分析,宏功能模块设计,4.2,4.3,4.4,基于Quartus II进行EDA设计开发的流程,4.1 Quartus II原理图设计,1.为本项工程设计建立文件夹,2.输入设计项目和存盘,元件输入对话框,3.将设计项目设置成可调用的元件,将所需元件全部调入原理图编辑窗并连接好,4.设计全加器顶层文件,连接好的全加器原理图f_adder.bdf,5.将设计项目设置成工程和时序仿真,f_adder.bdf工程设
2、置窗,5.将设计项目设置成工程和时序仿真,加入本工程所有文件,5.将设计项目设置成工程和时序仿真,全加器工程f_adder的仿真波形,4.2 Quartus II的优化设置,1.Setting设置,在Quartus II软件菜单栏中选择“Assignments”中的“Setting”就可打开一个设置控制对话框。可以使用Setting对话框对工程、文件、参数等进行修改,还可设置编译器、仿真器、时序分析、功耗分析等等。,Settings对话框,2.分析与综合设置,Analysis&Synthesis Settings项中包含有四个项目:VHDL InputVerilog HDL InputDefa
3、ult ParametersSynthesis Netlist Optimization,作为Quartus II的编译模块之一,Analysis&Synthesis包括Quaruts II Integrated Synthesis集成综合器,完全支持VHDL和Verilog HDL语言,并提供控制综合过程的选项。支持Verilog-1995标准(IEEE标准1364-1995)和大多数Verilog-2001标准(IEEE1364-2001),还支持VHDL1987标准(IEEE标准1076-1987)和VHDL1993标准(IEEE标准1076-1993)。,3.优化布局布线,Settin
4、g对话框的Fitter Settings页指定控制时序驱动编译和编译速度的选择,如下图所示。,Fitter Settings选项页,more Fitter Settings选项页,在Compilation Report中查看适配结果,在Timing Closure Floorplan中查看适配结果,在Chip Editor中查看适配结果,4.3 Quartus II的时序分析,全程编译前时序条件设置界面,“More Settings”中的设置,时序分析结果,4.4.1 Megafunctions库4.4.2 Maxplus2库4.4.3 Primitives库,4.4 宏功能模块设计,4.4.
5、1 Megafunctions库,Megafunction库是Altera提供的参数化模块库。从功能上看,可以把Megafunction库中的元器件分为:算术运算模块(arithmetic)逻辑门模块(gates)储存模块(storage)IO模块(I/O),算数运算模块库,下面以参数化乘法器lpm_mult为例来说明如何在设计中使用宏功能模块。lpm_mult的基本参数已在下表中给出。,lpm_mult,(1)调用lpm_mult,(2)lpm_mult参数设置,输入输出位宽设置,乘法器类型设置,(3)编译仿真,8位有符号乘法器电路,功能仿真波形,8.1.2 逻辑门库,I/O模块库,I/O模
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 原理图 功能模块 设计 ppt 课件
链接地址:https://www.31ppt.com/p-6614853.html