计算机组成原理(白中英)第二章.ppt
《计算机组成原理(白中英)第二章.ppt》由会员分享,可在线阅读,更多相关《计算机组成原理(白中英)第二章.ppt(5页珍藏版)》请在三一办公上搜索。
1、2.2.4 基本的二进制加法/减法器,图2.2(a)示出了补码运算的二进制加法减法器逻辑结构图.由图看到,n个1位的全加器(FA)可级联成一个n位的行波进位加法器.M为方式控制输入线,当M=0时,做加法(AB)运算;当M=l时,做减法(A-B)运算,在后一种情况下,A-B运算转化成A 补+-B 补运算,求补过程由B1来实现.因此图中是右边的全加器的起始进位输入端被连接到功能方式线M上,做减法时M=l,相当于在加法器的最低位上加1.另外图中左边还表示出单符号位法的溢出检测逻辑:当Cn=Cn-1时,运算无溢出;而当CnCn-1时,运算有溢出,经异或门产生溢出信号.,图2.2(a)行波进位的补码加法
2、/减法器,两个二进制数字Ai,Bi和一个进位输入Ci相加,产生一个和输出Si,以及一个进位输出Ci1。表2.2中列出一位全加器进行加法运算的输入输出真值表。根据表2.2 所示的真值表,三个输入端和两个输入端可按如下逻辑方程进行联系:,按此表达式组成的一位全加器示图2.2(b)。,表2.2 一位全加器真值表,图2.2(b)行波进位的补码加法减法器,对一位全加器(FA)来说,Si的时间延迟为6T(每级异或门延迟3T),Ci1的时间延迟为5T,其中T被定义为相应于单级逻辑电路的单位门延迟。T通常采用一个“与非”门或一个“或非”门的时间延迟来作为度量单位。,现在我们计算一个n位的行波进位加法器的时间延
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 白中英 第二
链接地址:https://www.31ppt.com/p-6606641.html