时序逻辑电路的基本分析和设计方法J.ppt
《时序逻辑电路的基本分析和设计方法J.ppt》由会员分享,可在线阅读,更多相关《时序逻辑电路的基本分析和设计方法J.ppt(40页珍藏版)》请在三一办公上搜索。
1、第五章 时序逻辑电路,时序电路的概述,时序电路的结构,存储电路输入信号,存储电路输出信号,时序电路输出信号,时序电路输入信号,时钟信号,1、时序电路的结构和特点,电路在某一时刻的输出,取决于该时刻电路的输入,还取决于前一时刻电路的状态,时序电路结构特点:,组合电路+触发器,并具有反馈通道。,时序电路的概述,输出方程:,Z(tn)=FX(tn),Y(tn),状态方程:,Y(tn+1)=GW(tn),Y(tn),驱动方程:,W(tn)=HX(tn),Y(tn),时序电路的结构,现态,或原状态,次态或新状态,式中:tn、tn+1表示相邻的两个离散时间,1、时序电路的结构和特点,电路的状态与时间顺序有
2、关,2、时序电路逻辑功能的表示方法,时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。,逻辑表达式有:,3、时序电路的分类,(1)根据输出分类,穆尔型时序电路的输出仅仅决定于电路的现态,与电路当前的输入无关。米里型时序电路的输出不仅与现态有关,而且还决定于电路当前的输入。,Z(tn)=,FY(tn),穆尔型(Moore)电路,FX(tn),Y(tn),米里型(Mealy)电路,3、时序电路的分类,(2)根据时钟分类,时序电路,同步:存储电路里所有触发器由一个统一的时钟 脉冲源控制,异步:没有统一的时钟脉冲,同步时序
3、电路中,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。,时序逻辑 电路图,写时钟方程、驱动方程和输出方程,状态方程,状态图、状态表或时序图,判断电路逻辑功能,1,2,3,5,时序电路的分析步骤:,计算,4,(1)分析时序电路的关键在于存储电路,所以要先写出存储电路的输入表达式(即驱动方程)W(tn)。假设电路中的存储单元是J-K触发器,那就要看一看J端、K端与谁相连,并用表达式写出来。(
4、2)写出时钟方程(即各个触发器时钟信号的逻辑表达式)(2)写出输出函数表达式Z(tn)。,写出存储电路的输出表达式,即状态转移方程Y(tn)。假设电路中使用的存储电路是J-K触发器,则状态转移方程就是J-K触发器的特征方程。将先前得到的J、K表达式代入即可。,第一节 时序逻辑电路的分析方法,例,时钟方程:,输出方程:,输出仅与电路现态有关,为穆尔型时序电路。,同步时序电路的时钟方程可省去不写。,驱动方程:,1,写方程式,2,求状态方程,JK触发器的特性方程:,将各触发器的驱动方程代入,即得电路的状态方程:,3,计算、列状态表,0 0 0,0 0 1,0 1 0,0 1 1,1 0 0,1 0
5、1,1 1 0,1 1 1,0 0 1,0 1 1,1 0 1,1 1 1,0 0 0,0 1 0,1 0 0,1 1 0,0,0,0,0,1,1,0,0,3,计算、列状态表,0 0 0,0 0 1,0 1 0,0 1 1,1 0 0,1 0 1,1 1 0,1 1 1,0 0 1,0 1 1,1 0 1,1 1 1,0 0 0,0 1 0,1 0 0,1 1 0,0,0,0,0,1,1,0,0,4,状态图,4,状态图,有效状态:在时序电路中,凡是被利用了的状态,都叫有效状态。,有效循环:在时序电路中,凡是有效状态形成的循环,都称为有效循环。,无效状态:在时序电路中,凡是没有被利用的状态,都叫
6、无效状态。,无效循环:在时序电路中,凡是无效状态形成的循环,都称为无效循环。,4,状态图,能自启动:在时序电路中,虽然存在无效状态,但它们之间没有形成循环,这样的时序电路叫做能够自启动的时序电路。,不能自启动:在时序电路中,既有无效状态存在,它们之间又形成了循环,这样的时序电路叫做能够自启动的时序电路。,本例题所示的时序电路是一个不能自启动的时序电路。该电路一旦因某种原因(如干扰)而落入无效循环,就再也回不到有效状态了。当然,也就不可能有效工作了。,5,时序图,电路功能,有效循环的6个状态,这是一个以某种规律表示的的六进制同步加法计数器。当对第6个脉冲计数时,计数器又重新从000开始计数,并产
7、生输出Y1。,6,例,输出方程:,输出与输入有关,为米利型时序电路。,同步时序电路,时钟方程省去。,驱动方程:,1,写方程式,2,求状态方程,T触发器的特性方程:,将各触发器的驱动方程即得电路的状态方程:,代入,3,计算、列状态表,4,画状态图时序图,4,由状态图可以看出,当输入X 0时,在时钟脉冲CP的作用下,电路的4个状态按递增规律循环变化,即:0001101100当X1时,在时钟脉冲CP的作用下,电路的4个状态按递减规律循环变化,即:0011100100可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2位二进制同步可逆计数器。,画状态图时序图,5,电路功能,设计要求,原始状态图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序 逻辑电路 基本 分析 设计 方法
链接地址:https://www.31ppt.com/p-6582384.html