数电课件ch04-4若干典型的组合逻辑集成电路.ppt
《数电课件ch04-4若干典型的组合逻辑集成电路.ppt》由会员分享,可在线阅读,更多相关《数电课件ch04-4若干典型的组合逻辑集成电路.ppt(83页珍藏版)》请在三一办公上搜索。
1、复习,1、组合逻辑电路的分析方法(任务、步骤)2、组合逻辑电路的设计方法(任务、步骤),人们为解决实践上遇到的各种逻辑问题,设计了许多逻辑电路。然而,我们发现,其中有些逻辑电路经常、大量出现在各种数字系统当中。为了方便使用,各厂家已经把这些逻辑电路制造成中规模集成的组合逻辑电路产品。,比较常用的有编码器、译码器、数据选择器、算术运算电路和数值比较器等等。下面分别进行介绍。,4.4 若干典型的组合逻辑集成电路,4.4.1 编码器,4.4.2 译码器/数据分配器,4.4.3 数据选择器,4.4.4 数值比较器,4.4.5 算术运算电路,1、)编码器(Encoder)的概念与分类,如:ASCII码中
2、,用1000001表示字母A等,4.4.1 编码器,生活中常用十进制数及文字、符号等表示事物。,数字电路只能以二进制信号工作。,用二进制代码表示文字、符号或者数码等特定对象的过程,称为编码。实现编码的逻辑电路,称为编码器。,对M个信号编码时,应如何确定二进制代码的位数N?N位二进制代码可以表示多少个信号?例:对101键盘编码时,采用几位二进制代码?,编码原则:N位二进制代码可以表示2N个信号,则对M个信号编码时,应由 来确定位数N。例:对101键盘编码时,采用了7位二进制代码ASC码。27128101。目前经常使用的编码器有普通编码器和优先编码器两种。,2n-1M2n,普通编码器:任何时候只允
3、许输入一个有效编码信号,否则输出就会发生混乱。,优先编码器:允许同时输入两个以上的有效编码信号。当同时输入几个有效编码信号时,优先编码器能按预先设定的优先级别,只对其中优先权最高的一个进行编码。,二进制编码器的结构框图,普通二进制编码器,1、编码器的工作原理,(1)4线2线普通二进制编码器(设计),编码器的输入为高电平有效。,1、编码器的工作原理,任何时刻只允许输入一个编码请求,其它输入取值组合不允许出现,即4个输入信号是互斥的。,该电路是否可以再简化?,输入高电平有效,当所有的输入都为1时,Y1Y0=?,Y1Y0=00,无法输出有效编码。,结论:普通编码器不能同时输入两个已上的编码请求信号,
4、I2=I3=1,I1=I0=0时,Y1Y0=?,Y1Y0=00,(2.)键盘输入8421BCD码编码器(分析),代码输出,使能标志,编码输入,注意:不论是42线或是10-4线,输入信号必须互斥,该编码器为输入低电平有效,2.键盘输入8421BCD码编码器功能表,3.优先编码器,优先编码器的提出:,实际应用中,经常有两个或更多输入编码信号同时有效。,必须根据轻重缓急,规定好这些外设允许操作的先后次 序,即优先级别。,识别多个编码请求信号的优先级别,并进行相应编码的逻辑部件称为优先编码器。,(2)优先编码器线(42 线优先编码器)(设计),(1)列出功能表,高,低,(2)写出逻辑表达式,(3)画出
5、逻辑电路(略),输入编码信号高电平有效,输出为二进制代码,输入为编码信号I3 I0 输出为Y1 Y0,8线-3线优先编码器CD4532的示意框图、引脚图,2 集成电路编码器,I0I7为编码输入端,高电平有效。Y0Y2为编码输出端,也为高电平有效,即原码输出。,其他功能:(1)EI为使能输入端,高电平有效。(2)优先顺序为I7I0,即I7的优先级最高,然后是I6、I5、I0。(3)GS为编码器的工作标志,高电平有效。(4)EO为使能输出端,高电平有效。,CD4532电路图,优先编码器CD4532功能表,为什么要设计GS、EO输出信号?,输出使能端,输入使能端,用二片CD4532构成16线-4线优
6、先编码器,其逻辑图如下图所示,试分析其工作原理。,。,0,0,0 0 0 0 0,无编码输出,0,。,1,1,0 0 0 0 0,0,0 1 1 1,1,1,。,1,0,1 0 0 0,0,1 1 1 1,那块芯片的优先级高?,1,译码器的分类:,译码:译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号.(即电路的某种状态),1 译码器的概念与分类,译码器:具有译码功能的逻辑电路称为译码器。,唯一地址译码器,代码变换器,将一系列代码转换成与之一一对应的有效信号。,将一种代码转换成另一种代码。,二进制译码器 二十进制译码器,常见的唯一地址译码器:,译码器/数据分配器,显示译码器,二进
7、制译码器,输入:二进制代码(N位),输出:2N个,每个输出仅包含一个最小项。,n 个输入端,使能输入端,2n个输出端,设输入端的个数为n,输出端的个数为M则有 M=2n,2线-4线译码器的逻辑电路(分析),当译码器处于工作状态时,每输入一个二进制代码将使对应的一个输出端为低电平,而其它输出端均为高电平。也可以说对应的输出端被“译中”。,(a)74HC139集成译码器,(1.)二进制译码器,2、集成电路译码器,逻辑符号说明,逻辑符号框外部的符号,表示外部输入或输出信号名称,字母上面的“”号说明该输入或输出是低电平有效。符号框内部的输入、输出变量表示其内部的逻辑关系。在推导表达式的过程中,如果低有
8、效的输入或输出变量(如)上面的“”号参与运算(如E变为E),则在画逻辑图或验证真值表时,注意将其还原为低有效符号。,(b)74HC138(74LS138)集成译码器,引脚图,逻辑图,74HC138集成译码器,逻辑图,74HC138集成译码器功能表,1、已知下图所示电路的输入信号的波形试画出译码器输出的波形。,译码器的应用,2、译码器的扩展,用74X139和74X138构成5线-32线译码器,基于这一点用该器件能够方便地实现三变量逻辑函数。,3、用译码器实现逻辑函数。,.,当E3=1,E2=E1=0时,用一片74HC138实现函数,首先将函数式变换为最小项之和的形式,在译码器的输出端加一个与非门
9、,即可实现给定的组合逻辑函数.,数据分配器:相当于多输出的单刀多掷开关,是一种能将从数据分时送到多个不同的通道上去的逻辑电路。,数据分配器示意图,用74HC138组成数据分配器,用译码器实现数据分配器,010,CBA,74HC138译码器作为数据分配器时的功能表,集成二十进制译码器 7442,功能:将8421BCD码译成为10个状态输出。,功能表,对于BCD代码以外的伪码(10101111这6个代码)Y0 Y9 均为高电平。,(2)集成二十进制译码器7442,显示译码器,1.七段显示译码器,(1)最常用的显示器有:半导体发光二极管和液晶显示器。,常用的集成七段显示译码器,-CMOS七段显示译码
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课件 ch04 若干 典型 组合 逻辑 集成电路

链接地址:https://www.31ppt.com/p-6579125.html