数字电路的时序问题.ppt
《数字电路的时序问题.ppt》由会员分享,可在线阅读,更多相关《数字电路的时序问题.ppt(47页珍藏版)》请在三一办公上搜索。
1、第九讲 数字电路时序问题,电子科学与技术系,天津大学大规模集成电路设计课件,一、概述时钟技术,由于日益增大的芯片尺寸和不断提高的时钟频率,时钟分布已成为主要的设计问题,这些问题可以通过避免运用全局时钟以及运用自定时方式设计电路来加以克服。如果到了设计过程的最后阶段才考虑时钟布线,此时大多数的芯片版图已成定局,很难合理分布时钟网络。而且还会造成多个时序约束,从而影响最终的电路性能和工作。在一个复杂电路的设计中,应在设计的早期阶段就考虑时钟的分布,因为时钟分布会影响到芯片的平面布置。,天津大学大规模集成电路设计课件,一、概述解决各信号延时不确定性,由于需要把各信号按时一起处理,必须解决各信号延时不
2、确定性的问题,天津大学大规模集成电路设计课件,二、数字系统的时序分类,根据信号与本地时钟的关系来分:,天津大学大规模集成电路设计课件,二、时序分类同步互连,天津大学大规模集成电路设计课件,二、时序分类中等同步互连,天津大学大规模集成电路设计课件,二、时序分类近似同步互连,天津大学大规模集成电路设计课件,二、时序分类异步互连,天津大学大规模集成电路设计课件,三、同步设计同步时序原理,天津大学大规模集成电路设计课件,例题:计算传播延时和污染延时(课本p364),由于存在虚假路径,组合逻辑最坏情况的传播延时不能简单地通过相加各个逻辑门的传播延时来计算。关键路径很大程度上取决于电路的拓扑结构和数据的相
3、关性,天津大学大规模集成电路设计课件,三、同步设计时钟的不确定性来源,天津大学大规模集成电路设计课件,时钟的不确定性的影响分类,由于工艺和环境的变化,以及连线耦合等因素的影响,时钟信号会在空间和时间上发生偏差,这会导致电路性能下降或电路出错,抖动,空间上同一个点处时钟周期随时间的变化。抖动是一个平均值为零的随机变量,天津大学大规模集成电路设计课件,时钟偏差,天津大学大规模集成电路设计课件,正时钟偏差与负时钟偏差,天津大学大规模集成电路设计课件,正时钟偏差与负时钟偏差,天津大学大规模集成电路设计课件,Clock Skew 问题,天津大学大规模集成电路设计课件,正时钟偏差,天津大学大规模集成电路设
4、计课件,正时钟偏差(续),天津大学大规模集成电路设计课件,负时钟偏差,天津大学大规模集成电路设计课件,三、同步设计(3)时钟的抖动,天津大学大规模集成电路设计课件,具有反馈的数据通路结构,天津大学大规模集成电路设计课件,时钟抖动的影响,天津大学大规模集成电路设计课件,Skew 和Jitter 共同作用的影响,正的Skew 可以改善性能,但Jitter 总是降低性能因为对Jitter 总是考虑最坏情况,天津大学大规模集成电路设计课件,最长时钟周期(最低时钟频率)发生,天津大学大规模集成电路设计课件,信号竞争最容易发生在,天津大学大规模集成电路设计课件,四、同步失效(亚稳态)现象,同步失效发生的场
5、合:若数据和时钟不能满足寄存器Setup和Hold Time 的要求则会发生亚稳态同步失效,这是因为:存储元件的本质是双稳态器件此时时钟采样到的输入数据非常接近反相器的阈值发生在两个独立无关的同步时钟选通的边界上发生在一个同步时钟系统及非同步输入信号的接口处。,天津大学大规模集成电路设计课件,同步器,一个异步输入可以在相对于同步系统时钟边缘的任何时刻改变其值。如果异步输入在它的过渡中间被采样,那么异步输入的这个不确定状态就会送入到同步系统中,造成竞争,冲突甚至系统的崩溃。因此一个异步信号必须被分辨成高电平或低电平状态后才能把它送入到同步系统中去(只要尽快得到唯一确切的结果,至于分辨出来是高电平
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 时序 问题
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-6577062.html