实验二基于QuartusII的流水灯设计仿真.ppt
《实验二基于QuartusII的流水灯设计仿真.ppt》由会员分享,可在线阅读,更多相关《实验二基于QuartusII的流水灯设计仿真.ppt(34页珍藏版)》请在三一办公上搜索。
1、1,实验二、基于Quartus II的流水灯设计仿真,本部分实验内容为新内容,操作步骤较多,为保证实验项目进行完毕,请同学们务必提前做好预习准备,预习要求,1.从实验中心网站下载软件2.按照ppt所示,操作使用,仿真数字逻辑器件功能,2,一、实验目的,通过本次实验,引导学生以计算机辅助设计的手段来设计数字逻辑电路;掌握QuartusII集成开发环境软件原理图输入的设计流程;掌握简单流水灯的工作原理,学会通过QuartusII建立原理图设计小型数字电路;掌握可编程逻辑器件(PLD)的开发步骤;掌握对设计进行编译、仿真的方法。,二、实验设备,计算机,3,三、流水灯要求及工作原理,流水灯工作流程如上
2、图所示,用逻辑电路控制8个LED灯,始终保持7亮1暗,在脉冲信号CP的推动下循环流动;将灯亮用1表示,灯灭用0表示,可写出流水灯的真值表;观察发现,3-8线译码器74LS138的逻辑真值表与其相同,因此采用74LS138作为主控逻辑器件;如果能够通过脉冲信号CP在74LS138的A2、A1、A0地址端产生连续的000、001、010111000的地址信号,在74LS138输出端的8个LED灯即可产生流水效果。将3个边沿D/JK触发器前级的Q端与后级的CP串联,即可在Q0、Q1、Q2端产生出与000、001、010111000对应的的地址信号。,4,1、异步模八计数器设计(在QuartusII中
3、画图),由JKT构成异步模八计数器为74LS138产生连续变化的地址信号;f1为连续脉冲CP,为便于视觉观察,输入频率一般应为1-10Hz;Q2、Q1、Q0分别接到74138的地址端A2、A1、A0;,四、实验任务,5,2、译码器应用(在QuartusII中画图),Q2、Q1、Q0接三个JK触发器的Q端输出,接收前端计数器输出的地址信号;Y0、Y1、Y7与实验板上的LED灯进行连接(在QuartusII下进行引脚锁定),观察流水现象;,6,五、实验步骤,1.通过QuartusII建立一个新项目;2.建立项目时选MAXII系列(family)的目标器件(devices)EPM240T100C53
4、.新建图形设计文件,调用相关元件,设计总体电路原理图,并编译通过;4.新建波形矢量文件,添加引脚端口并编辑激励波形,保存该文件并执行时序仿真,观察并分析仿真结果。,7,QuartusII软件操作流程,请同学们参照后面的步骤,提前做好预习,熟悉QuartusII软件的操作环境;QuartusII软件可到实验中心网站上下载,要注意它的破解步骤。,8,一、准备,1、使用QuartusII软件之前,请确保软件已正常破解若启动QuartusII时看到如下注册许可界面,则说明软件尚未注册许可,需要进行认证后才能正常使用:开始菜单运行中输入命令:cmd,打开dos命令窗;在命令窗中输入:ipconfig/a
5、ll,即列出本机物理地址physiccal address;用记事本打开本机D:Altera目录下的License.Dat文件,将其中的Host ID替换为本机的物理地址即完成破解。(替换时需注意不能插入空格并去掉符号“-”)保存文件并关闭,重启Quartus,注册许可界面已消失。,9,2、Quartus II 6.0主界面操作环境,1、Project Navigator(工程管理器),2、Message window(信息窗口),2、Status window(状态窗口),10,3、常用工具栏,To reset views:Tools Customize Toolbars Reset All
6、Restart Quartus II,编译报告,扩展控制按钮,若QuartusII界面上一些默认的按钮被关闭,影响使用,可按右边的操作步骤来复原,11,工程创建时的准备工作,QuartusII通过“工程(Project)”来管理设计文件,必须为此工程创建一个放置与此工程相关的所有设计文件的文件夹;此文件夹名不宜用中文,也最好不要用数字,应放到磁盘上容易找到的地方,不要放在软件的安装目录中;建立完工程文件夹后再进行后续操作,二、在QuartusII6.0环境下建立工程,12,1、项目创建向导,工程文件名,任取,建立在用户自己的目录下,不要使用软件的安装目录或系统目录,选择文件的存放路径,顶层实体
7、名,一般和工程名相同,文件菜单,基于已有项目创建工程(一般 不使用),设置完毕后单击“Next”,13,添加用户的设计文件选中待添加的文件后点击“Add”,若暂无文件,直接点击“Next”,2、为创建的工程添加设计文件,设置完毕后单击“Next”,14,选择CPLD/FPGA器件型号,选择CPLD/FPGA器件所属系列,3、器件选择,本EDA实验背板所使用的器件为ALtera公司MAXII系列(Family)的EPM240T100C5(Avaliable devices),设置完毕后单击“Next”,15,选择第三方EDA工具(如ModelSim、Synplify等)这里不需要,都不打勾,4、
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 基于 QuartusII 流水 设计 仿真
链接地址:https://www.31ppt.com/p-6565717.html