触发器和时序逻辑电路221双稳态触发器.ppt
《触发器和时序逻辑电路221双稳态触发器.ppt》由会员分享,可在线阅读,更多相关《触发器和时序逻辑电路221双稳态触发器.ppt(122页珍藏版)》请在三一办公上搜索。
1、第22章 触发器和时序逻辑电路,22.1 双稳态触发器,22.2 寄存器,22.3 计数器,22.4 555定时器及其应用,22.5 应用举例,本章要求,1.掌握 RS、JK、D 触发器的逻辑功能及 不同结构触发器的动作特点。2.掌握寄存器、移位寄存器、二进制计数器、十进制计数器的逻辑功能,会分析时序逻辑 电路。3.学会使用本章所介绍的各种集成电路。4.了解集成定时器及由它组成的单稳态触发器 和多谐振荡器的工作原理。,第22章 触发器和时序逻辑电路,电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路
2、。,时序逻辑电路的特点:,下面介绍双稳态触发器,它是构成时序电路的基本逻辑单元。,22.1 双稳态触发器,22.1.2 主从JK 触发器,22.1.3 维持阻塞D 触发器,22.1.4 触发器逻辑功能转换,22.1.1 RS 触发器,22.1 双稳态触发器,特点:1、有两个稳定状态“0”态和“1”态;2、能根据输入信号将触发器置成“0”或“1”态;3、输入信号消失后,被置成的“0”或“1”态能 保存下来,即具有记忆功能。,双稳态触发器:是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。,22.1.1 RS 触发器,两互补输出端,1.基本 RS 触发器,两输入端,反馈线,触发器输出与输入的
3、逻辑关系,设触发器原态为“1”态。,1,0,1,0,设原态为“0”态,1,1,0,触发器保持“0”态不变,复位,0,设原态为“0”态,1,1,0,0,设原态为“1”态,0,0,1,触发器保持“1”态不变,置位,1,设原态为“0”态,0,0,1,1,设原态为“1”态,0,0,1,触发器保持“1”态不变,1,1,0,若G1先翻转,则触发器为“0”态,“1”态,若先翻转,基本 RS 触发器状态表,逻辑符号,2.可控 RS 触发器,基本R-S触发器,导引电路,时钟脉冲,当C=0时,0,R,S 输入状态 不起作用。触发器状态不变,当 C=1 时,1,打开,触发器状态由R,S 输入状态决定。,打开,当 C
4、=1 时,1,打开,(1)S=0,R=0,触发器状态由R,S 输入状态决定。,打开,1,1,0,(2)S=0,R=1,(3)S=1,R=0,1,Q=1,Q=0,(4)S=1,R=1,可控RS状态表,C高电平时触发器状态由R、S确定,跳转,例:画出可控 RS 触发器的输出波形,可控 RS状态表,C高电平时触发器状态由R、S确定,存在问题:,时钟脉冲不能过宽,否则出现空翻现象,即在一个时钟脉冲期间触发器翻转一次以上。,克服办法:采用 JK 触发器或 D 触发器,22.1.2 主从JK触发器,1.电路结构,从触发器,主触发器,反馈线,2.工作原理,F主打开,F主状态由J、K决定,接收信号并暂存。,F
5、从封锁,F从状态保持不变。,C,C,状态保持不变。,从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器。,F从打开,F主封锁,C,C高电平时触发器接收信号并暂存(即F主状态由J、K决定,F从状态保持不变)。,要求C高电平期间J、K的状态保持不变。,C低电平时,F主封锁J、K不起作用,C,分析JK触发器的逻辑功能,(1)J=1,K=1,设触发器原态为“0”态,主从状态一致,C,(1)J=1,K=1,设触发器原态为“1”态,为“?”状态,J=1,K=1时,每来一个时钟脉冲,状态翻转一次,即具有计数功能。,(1)J=1,K=1,跳转,C,(2)J=0,K=1,设触发器原态为“1
6、”态,设触发器原态为“0”态,C,(3)J=1,K=0,设触发器原态为“0”态,设触发器原态为“1”态,C,(4)J=0,K=0,设触发器原态为“0”态,C,结论:,C高电平时F主状态由J、K决定,F从状态不变。,3.JK触发器的逻辑功能,Qn,1,0 0,1 1,1 0,0,0 1,(保持功能),(置“0”功能),(置“1”功能),(计数功能),C下降沿触发翻转,例:JK 触发器工作波形,基本R-S触发器,导引电路,22.1.3 维持阻塞 D 触发器,1.电路结构,反馈线,跳转,22.1.3 维持阻塞 D 触发器,2.逻辑功能,(1)D=0,1,0,当C=0时,0,当C=1时,0,1,封锁,
7、在C=1期间,触发器保持“0”不变,22.1.3 维持阻塞 D 触发器,2.逻辑功能,(1)D=1,0,1,当C=0时,1,当C=1时,0,1,封锁,在C=1期间,触发器保持“1”不变,封锁,上升沿触发翻转,C上升沿前接收信号,上降沿时触发器翻转,(其Q的状态与D状态一致;但Q的状态总比D的状态变化晚一步,即Qn+1=Dn;上升沿后输入 D不再起作用,触发器状态保持。即(不会空翻),结论:,例:D 触发器工作波形图,22.1.4 触发器逻辑功能的转换,1.将JK触发器转换为 D 触发器,仍为下降沿触发翻转,2.将JK触发器转换为 T 触发器,当J=K时,两触发器状态相同,3.将 D 触发器转换
8、为 T触发器,触发器仅具有计数功能,即要求来一个C,触发器就翻转一次。,22.2 寄存器,寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放 n 位二进制时,要 n个触发器。,22.2.1 数码寄存器,仅有寄存数码的功能。,清零,寄存指令,通常由D触发器或R-S触发器组成,并行输入方式,寄存数码,触发器状态不变,动画,清零,寄存指令,并行输出方式,&,&,&,&,Q,Q,Q,Q,状态保持不变,22.2.2 移位寄存器,不仅能寄存数码,还有移位的功能。,所谓移位,就是每来一个移位脉冲,寄存器中所寄存的数据就向左或向右顺序移动一位。
9、,寄存数码,1.单向移位寄存器,D,1011,1,Q,1011,1,0,1,1,J,K,F3,数据依次向左移动,称左移寄存器,输入方式为串行输入。,Q,Q,Q,动画,再输入四个移位脉冲,1011由高位至低位依次从Q3端输出。,串行输出方式,动画,左移寄存器波形图,1,1,1,1,1,1,0,待存数据,1011存入寄存器,从Q3取出,四位左移移位寄存器状态表,1,2,3,1,0,1,并 行 输 出,再继续输入四个移位脉冲,从Q3端串行输出1011数码,动画,右移移位寄存器,串行输出,2.并行、串行输入/串行输出寄存器,寄存器分类,并行输入/并行输出,串行输入/并行输出,并行输入/串行输出,串行输
10、入/串行输出,3.双向移位寄存器:,既能左移也能右移。,&,.,RD,C,S,左移输入,待输数据由 低位至高 位依次输入,待输数据由高位至低位依次输入,1,0,1,右移输入,移位控制端,&,&,&,动画,右移串行输入,左移串行输入,22.3 计数器,计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。,22.3.1 二进制计数器,按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。要构成 n位二进制计数器,需用 n个具有计数功能的触发器。,1.异步二进制加法计数器,异步计数器:计数脉冲C不是同时加到各位触发器。最低位触发器由计数脉冲触发
11、翻转,其他各位触发器有时需由相邻低位触发器输出的进位脉冲来触发,因此各位触发器状态变换的时间先后不一,只有在前级触发器翻转后,后级触发器才能翻转。,二 进 制 数 Q2 Q1 Q0,0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0,脉冲数(C),二进制加法计数器状态表,从状态表可看出:最低位触发器来 一个脉冲就翻转 一次,每个触发 器由 1变为 0 时,要产生进位信号,这个进位信号应 使相邻的高位触 发器翻转。,当J、K=1时,具有计数功能,每来一个脉冲触发器就翻转一次.,三位异步二进制加法计数器,在电路图中
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 时序 逻辑电路 221 双稳态
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-6488046.html