触发器的原理及各种触发器的特点应用.ppt
《触发器的原理及各种触发器的特点应用.ppt》由会员分享,可在线阅读,更多相关《触发器的原理及各种触发器的特点应用.ppt(68页珍藏版)》请在三一办公上搜索。
1、4.1 概述 触发器是一种典型的具有双稳态暂时存储功能的器件。在各种复杂的数字电路中不但需要对二进制信号进行运算,还需要将这些信号和运算结果保存起来。为此,需要使用具有记忆功能的基本逻辑单元。能存储一位二进制的基本单元电路,称为触发器。,4.2 基本RS触发器4.2.1 电路组成 基本RS触发器是一种最简单的触发器,是构成各种触发器的基础。它由两个“与非”门或者“或非”门相互耦合连接而成,如图4.1所示,有两个输入端R和S;R为复位端,当R有效时,Q变为0,故称R为置“0”端;S为置位端,当S有效时,Q变为1,称S为置“1”端;还有两个互补输出端 和。,(a)逻辑图(b)逻辑符号(c)逻辑符号
2、 图4.1 基本RS触发器,4.2.2 功能分析 触发器有两个稳定状态。为触发器的原状态(初态),即触发信号输入前的状态;为触发器的现态(次态),即触发信号输入后的状态。其功能用状态表、特征方程式、逻辑符号图以及状态转换图、波形图描述。,1.状态表如图4.1(a)可知,有,。从表4.1中可知,该触发器有置“0”、置“1”功能。R与S均为低电平有效,可使触发器的输出状态转换为相应的0或1。RS触发器逻辑符号如图4.1(b)、(c)所示,图中的两个小圆圈表示输入低电平有效。当R、S均为低电平时有两种情况:当R=S=0,=1,违反了互补关系;当RS由00同时变为11时,则()输出不能确定。,2.特性
3、方程根据表4.1画出卡诺图如图4.2所示,化简得,图4.2 卡诺图,3.状态转换图 如图4.3所示,图中圆圈表示状态的个数,箭头表示状态转换的方向,箭头线上的标注表示状态转换的条件。,图4.3 状态转换图,4.波形图 如图4.4所示,画图时应根据功能表来确定各个时间段 与 的状态,图4.4 波形,综上所述,基本RS触发器具有以下特点:它具有两个稳定状态,分别为“1”和“0”,称双稳态触发器。(2)给 和 端同时加负脉冲,在负脉冲存在期间,由于、端均为低电平,因此门1和门2输出 和 均为高电平;在负脉冲同时消失(即、同时恢复高电平)后,触发器的新态是“0”还是“1”,与门1、门2翻转快慢有关,逻
4、辑状态不能确定,因此这种情况应该避免。(3)“与非”门构成的基本RS触发器的功能,可简化为表4.2所示的基本RS触发器功能表。,4.2.3 课题与实训:基本RS触发器功能测试1.实训任务(1)“与非”门组成基本RS触发器功能测试。(2)“或非”门组成基本RS触发器功能测试。2.实训要求(1)掌握由“与非”门、“或非”门组成基本RS触发器的逻辑功能。(2)按照测试要求如表4.3、表4.4所示完成测试内容。3.实训设备及元器件(1)数字电子技术学习机。(2)CD4011、CD4001。,4.测试内容 测试电路如图4.5所示,由“与非”门和“或非”门组成基本RS触发器。,(a)“与非”门构成基本RS
5、触发器(b)“或非”门构成基本RS触发器 图4.5 测试电路,4.3 同步触发器 4.3.1 同步RS触发器 1.电路组成 同步RS触发器的电路组成如图4.6所示。图4.6中、是直接置0、置1端,用来设置触发器的初状态。,(a)逻辑电路(b)逻辑符号 图4.6 同步RS触发器,2.功能分析 同步RS触发器的逻辑电路图和逻辑符号如图4.6所示。当=0,时,Q与 保持不变;当,代入基本RS触发器的特征方程得:,功能表及状态图如表4.5和图4.7所示。,图 4.7 状态图,同步RS触发器的、均为高电平有效,触发器状态才能改变。与基本RS触发器相比,对触发器增加了时间控制,但其输出的不定状态直接影响触
6、发器的工作质量。,4.3.2 同步 JK 触发器1.电路组成 同步JK触发器的电路组成如图4.8所示。,(a)逻辑电路(b)逻辑符号 图4.8 同步JK触发器,2.功能分析按图4.8(a)所示的逻辑电路,同步JK触发器的功能分析如下:,当 时,触发器的状态保持不变。当 时,将,代入,可得即同步JK触发器的特征方程为(4-3),在同步触发器功能表基础上,得到JK触发器的状态如图4.9所示。功能表如表4.6所示。,图4.9 状态图,从表4.6中可知:(1)当,时,触发器置“0”。(2)当,时,触发器置“1”。(3)当,时,触发器保持原状态不变。(4)当,时,触发器和原来的状态相反,称翻转或称计数。
7、,计数就是每输入一个时钟脉冲CP,触发器的状态变化一次,电路处于计数状态,触发器状态翻转的次数与CP脉冲输入的个数相等,以翻转的次数记录CP的个数。波形如图4.10所示。,图4.10 J=K=1波形,4.3.3 同步D触发器1.电路结构 为了避免同步RS触发器同时出现R和S都为1的情况,可在R和S之间接入非门,这种单输入的触发器称为D触发器,如图4.11所示。,2.功能分析在CP=0时,触发器的状态保持不变。在CP=1时,如D=1时,=0,触发器翻转到1状态,即,如 时,触发器翻转到0状态,即。由此列出同步D触发器的特性表如表4.7所示。,(a)逻辑电路(b)逻辑符号 图4.11 同步D触发器
8、和逻辑符号,由功能表得出同步D触发器的逻辑功能如下:当CP由0变为1时,触发器的状态翻转到和D的状态相同;当CP由1变为0时,触发器保持原状态不变。,根据表画出D触发器 的卡诺图,如图4.12所示。由该图可得,(4-4),图4.12 同步D触发器的卡诺图,由功能表得出D触发器的状态转换图如图4.13所示。,图4.13 同步D触发器的状态转换图,3.同步触发器的“空翻”在CP为高电平1期间,如同步触发器的输入信号发生多次变化时,其输出状态也会相应发生多次变化,这种现象称为触发器的“空翻”。图4.14所示为同步触发器的“空翻”波形。,图4.14 同步D触发器的“空翻”波形,4.4 边沿触发器 边沿
9、触发器只有在时钟脉冲CP上升沿或下降沿到来时刻接收输入信号,这时电路才会根据输入信号改变状态,而在其他时间内,电路的状态不会发生变化,从而提高了触发器的工作可靠性和抗干扰能力,它没有“空翻”现象。,4.4.1 边沿JK触发器1.电路组成边沿JK触发器的逻辑电路和逻辑符号如图4.15所示。,(a)逻辑电路(b)逻辑符号 图4.15 边沿JK触发器,2.功能分析 边沿JK触发器电路在工作时,要求其“与非”门G3、G4的平均延迟时间tpd1比“与或非”门构成的基本触发器的平均延迟时间tpd2要长,起延时触发作用。,在CP=1期间,“与或非”门输出,(,),所以触发器的状态保持不变。此时“与非”门输出
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 原理 各种 特点 应用
链接地址:https://www.31ppt.com/p-6488045.html