实验二半导体存储器原理实验信软.ppt
《实验二半导体存储器原理实验信软.ppt》由会员分享,可在线阅读,更多相关《实验二半导体存储器原理实验信软.ppt(26页珍藏版)》请在三一办公上搜索。
1、计算机组成原理实验,1/25,一、实验目的,三、实验原理,四、实验连线,五、实验步骤,实验二 存储器实验,二、实验设备,2/25,一、实验目的,掌握半导体RAM 6264的特性和使用方法。掌握6264存储器的读写方法。按给定数据,完成实验指导书中的存储器读写操作。,3/25,二、实验设备(平台)DVCC实验机平面图,4/25,三、实验原理,5/25,RAM 6264芯片外特性,6264功能表,存储器实验电路原理图(图3-5),数据输入三态缓冲器门控信号 SWB(0有效),6/25,AR,地址A0A7有效可寻址256个单元,8Kx8,数据总线挂在外部数据总线EXD0 EXD7,8位地址由AR给出
2、,地址值由LAD0-7显示,输入数据由8位数据开关KD0 KD7提供,三态门和外部总线相连,外总线与内总线相连,读出数据由LZD0-7显示,地址锁存AR控制信号 LDAR(1有效),存储器片选信号CE(0有效),存储器写信号WE(1有效),存储器读信号WE(0有效),地址锁存AR和数据写入6264脉冲信号 T3,四、实验连线,仔细查看试验箱,按以下步骤连线1)MBUS连BUS22)EXJ1连BUS33)跳线器J22的T3连TS34)跳线器J16的SP连H23(拨在右边)5)跳线器SWB、CE、WE、LDAR拨在左边6)开关“运行控制”拨在“运行”7)开关“运行方式”拨在“单步”8)开关“总清”
3、拨在“1”(无效状态),7/25,四、实验连线-未连线,8/25,四、实验连线-MBUS连BUS2/BUS6,9/25,四、实验连线-EXJ1连BUS3,10/25,四、实验连线-跳线器J22的T3连TS3,J22的T3连TS3,11/25,四、实验连线-跳线器J16的SP连H23,J16的SP连H23,12/25,SWB、CE、WE、LDAR四个跳线器拨在左边,SWB跳线拨左边,13/25,CE跳线拨左边,WE跳线拨左边,LDAR跳线拨左边,三个开关,运行控制拨“运行”,14/25,运行方式拨“单步”,总清拨“单步”,四、实验连线-连线及跳线完毕,15/25,五、实验步骤,连接线路,仔细检查
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 半导体 存储器 原理
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-6270737.html