集成电路电路的基本制造工艺.ppt
《集成电路电路的基本制造工艺.ppt》由会员分享,可在线阅读,更多相关《集成电路电路的基本制造工艺.ppt(58页珍藏版)》请在三一办公上搜索。
1、半导体制造工艺流程,半导体制造工艺分类,PMOS型,双极型,MOS型,CMOS型,NMOS型,BiMOS,饱和型,非饱和型,TTL,I2L,ECL/CML,半导体制造工艺分类,一 双极型IC的基本制造工艺:A.在元器件间要做电隔离区(PN结隔离、全介质隔离及PN结介质混合隔离)ECL(非饱和型)、TTL/DTL(饱和型)、STTL(饱和型)B.在元器件间自然隔离 I2L(饱和型),半导体制造工艺分类,二 MOS IC的基本制造工艺:根据栅工艺分类 A 铝栅工艺 B 硅 栅工艺其他分类 根据沟道:PMOS、NMOS、CMOS 根据负载元件:E/R、E/E、E/D,双极型集成电路和MOS集成电路优
2、缺点,双极型集成电路 速度高、驱动能力强、模拟精度高,但功耗和集成度方面却无法满足越来越大的系统集成的要求。CMOS集成电路 低功耗、集成度高、抗干扰能力强,但其速度低,驱动能力差,在既要求高集成度又要求高速的领域中无能为力。,半导体制造工艺分类,Bi-CMOS工艺:把双极器件和CMOS器件同时制作在同一芯片,综合了双极器件的高跨导、强负载能力和CMOS器件的高集成度、低功耗的优点,取长补短。A.以CMOS工艺为基础 P阱 N阱B.以双极型工艺为基础,典型的PN结隔离的掺金TTL电路工艺流程,一次氧化,衬底制备,隐埋层扩散,外延淀积,热氧化,隔离光刻,隔离扩散,再氧化,基区扩散,再分布及氧化,
3、发射区光刻,背面掺金,发射区扩散,反刻铝,接触孔光刻,铝淀积,隐埋层光刻,基区光刻,再分布及氧化,铝合金,淀积钝化层,中测,压焊块光刻,纵向晶体管刨面图,横向晶体管刨面图,NPN晶体管刨面图,双极晶体管,圖 3.13,1.衬底选择,P型Si 10.cm 111晶向,偏离2O5O,第一次光刻N+埋层扩散孔,1。减小集电极串联电阻2。减小寄生PNP管的影响,SiO2,要求:1。杂质固浓度大2。高温时在Si中的扩散系数小,以减小上推3。与衬底晶格匹配好,以减小应力,涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜-清洗N+扩散(P),外延层淀积,1。VPE(Vaporous phase epitaxy
4、)气相外延生长硅SiCl4+H2Si+HCl2。氧化TepiXjc+Xmc+TBL-up+tepi-ox,第二次光刻P+隔离扩散孔,在衬底上形成孤立的外延层岛,实现元件的隔离.,SiO2,涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜-清洗P+扩散(B),第三次光刻P型基区扩散孔,决定NPN管的基区扩散位置范围,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗基区扩散(B),第四次光刻N+发射区扩散孔,集电极和N型电阻的接触孔,以及外延层的反偏孔。AlN-Si 欧姆接触:ND1019cm-3,,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗扩散,第五次光刻
5、引线接触孔,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗,第六次光刻金属化内连线:反刻铝,SiO2,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗去膜清洗蒸铝,中速TTL电路版图设计规则(m),最小套刻间距 5最小隔离槽宽度 10元件与隔离槽最小间距 18埋层与隔离槽最小间距 18基区和集电极孔最小间距 5最小发射极孔 88最小基极孔宽 8最小集电极孔宽 8最小电阻条宽 10电阻条间最小间距 7最小电阻引线孔 88铝条最小宽度(包括两边覆盖2m)10长铝条最小间距 10 短铝条最小间距 5键合点最小面积 100100 两键合点最小间距 70隔离槽外边界与键合点
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 电路 基本 制造 工艺
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-6212725.html