集成电路制造技术西交大工程硕士外延.ppt
《集成电路制造技术西交大工程硕士外延.ppt》由会员分享,可在线阅读,更多相关《集成电路制造技术西交大工程硕士外延.ppt(61页珍藏版)》请在三一办公上搜索。
1、集成电路制造技术 原理与工艺,第3章 外延(Epitaxy),3.1 概述外延概念,在微电子工艺中,外延(epitaxy)是指在单晶衬底上,用物理或化学的方法,按衬底晶向生长(排列)单晶薄膜的工艺过程。新排列生长的晶体薄膜称为外延层,有外延层的硅片称为(硅)外延片。与先前描述的单晶生长不同在于外延生长温度低于熔点许多。外延是在晶体上生长晶体,生长出的晶体的晶向与衬底晶向相同,掺杂类型、电阻率可不同。n/n+,n/p,GaAs/Si。,3.1.2 外延工艺种类,按材料划分:同质外延和异质外延。按工艺方法划分:气相外延(VPE),液相外延(LVP),固相外延(SPE),分子束外延(MBE)。按温度
2、划分:高温外延(1000 以上);低温外延(1000 以下);变温外延-先低温下成核,再高温下生长外延层。按电阻率高低划分:正外延-低阻衬底上外延高阻层;反外延-高阻衬底上外延低阻层。按外延层结构分类:普通外延,选择外延,多层外延 其它划分方法:按结构划分;按外延层厚度划分等。,气相外延工艺成熟,可很好的控制薄膜厚度,杂质浓度和晶格的完整性,在硅工艺中一直占主导地位。,同质外延 又称均匀外延,是外延层与衬底材料相 同的外延。异质外延 也称非均匀外延,外延层与衬底材料不相同,甚至物理结构也与衬底完全不同。GaAs/Si、SOI(SOS)等材料就可通过异质外延工艺获得。异质外延的相容性:衬底与外延
3、层不发生化学反应,不发生大量的溶解 现象;衬底与外延层热力学参数相匹配,即热膨胀系数接近。以避免外延层由生长温度冷却至室温时,产生残余热应力,界面位错,甚至外延层破裂。衬底与外延层晶格参数相匹配,即晶体结构,晶格常数接近,以避免晶格参数不匹配引起的外延层与衬底接触的界面晶格缺陷多和应力大的现象。,异质外延生长工艺的两种类型,异质外延衬底和外延层的材料不同,晶体结构和晶格常数不可能完全匹配。外延生长工艺不同,在外延界面会出现两种情况应力释放带来界面缺陷,或者在外延层很薄时出现赝晶(pseudomorphic)。,晶格失配 lattice mismatch,其中:a外延层晶格参数;a衬底晶格参数。
4、有热膨胀失配系数和晶格常数失配率。,热失配影响单晶薄膜的物理和电学性质,晶格失配导致外延膜中缺陷密度非常高,失配率:,特点:,外延生长时掺入杂质的类型、浓度都可以与衬底不同,增加了微电子器件和电路工艺的灵活性。多次外延工艺得到多层不同掺杂类型、不同杂质含量、不同厚度,甚至不同材料的外延层。,3.1.3 外延工艺用途,双极型晶体管,优势:1.高的集电结击穿电压2.低的集电极串联电阻,在外延层上制造晶体管可以解决集电结的耐压和集电极串连电阻对衬底掺杂浓度的相互矛盾。,利用外延技术的pn结隔离是早期双极型集成电路常采用的电隔离方法。,将CMOS电路制作在外延层上比制作在体硅抛光片上有以下优点:避免了
5、闩锁效应;避免了硅层中SiOx的沉积;硅表面更光滑,损伤最小。,制作在外延层上的双阱CMOS剖面图,微波器件的芯片制造,需要具有突变杂质分布的复杂多层结构衬底材料。可以采用多层外延工艺来实现这类衬底材料的制备。采用异质外延的SOSCMOS电路,外延衬底为绝缘的蓝宝石,能够有效地防止元件之间的漏电流,抗辐照闩锁;而且结构尺寸比体硅CMOS电路小,因SOS结构不用隔离环,元件制作在硅外延层小岛上,岛与岛之间的隔离距离只要满足光刻工艺精度,就能达到电隔离要求,所以元件之间的间距很小,CMOS电路的集成度也就提高了。,3.2 气相外延,气相外延(vapor phase Epitaxy,VPE),指含S
6、i外延层材料的物质以气相形式输运至衬底,在高温下分解或发生化学反应,在单晶衬底上生长出与衬底晶向一致的单晶。与化学汽相淀积(Chenmical Vapor Deposition)类似,是广义上的CVD工艺。,外延工艺常用的硅源,四氯化硅 SiCl4(sil.tet),是应用最广泛,也是研究最多的硅源-主要应用于传统外延工艺三氯硅烷 SiHCl3(TCS),和 SiCl4类似但温度有所降低-常规外延生长二氯硅烷SiH2Cl2(DCS)-更低温度,选择外延硅烷SiH4,更适应薄外延层和低温生长要求,得到广泛应用。新硅源:二硅烷Si2H6-低温外延,3.2.1 硅的气相外延工艺,卧式气相外延设备示意
7、图,工艺步骤及流程,两个步骤:准备阶段:准备硅基片和进行基座去硅处理;硅的外延生长 基座去硅的工艺流程:N2预冲洗H2预冲洗升温至850升温至 1170HCl排空HCl腐蚀H2冲洗降温N2冲洗,工艺,外延生长工艺流程:N2预冲洗H2预冲洗升温至850升温至1170HCl排空HCl抛光H2冲洗附面层外延生长(通入反应剂及掺杂剂)H2冲洗1170降温N2冲洗,工艺,反应剂有:SiCl4、SiHCl3、SiH2Cl2、SiH4,气态反应剂稀释后直接通入,而液态反应剂是装在源瓶中,用稀释气体携带进入反应器。掺杂剂一般选用含掺杂元素的气态化合物,如PH3、B2H6、AsH3SiH4为反应剂,PH3为掺杂
8、剂:SiH4(H2)Si+2H2 2PH3(H2)P+6H2SiH4在主流气体中只百分之几;PH3也用氢气稀释至十五十倍。,在外延过程中,反应器内实际存在多种过度气体,实验发现四氯化硅和氢气大约在900时开始反应,而此时仅发生热分解反应,没有硅析出,当温度升至1000以上,反应过程如下:,SiCl4+H2 SiHCl3+HCl SiCl4+H2 SiHCl2+2HClSiHCl3+H2 SiH2Cl2+HCl SiHCl3 SiCl2+HCl SiHCl2 SiCl2+H2 SiCl2+H2 Si+2HCl,3.2.2 气相外延原理,SiH4热分解外延,SiH4 Si(s)+2H2(g)优势:
9、1.反应是不可逆的,没卤化物产生,不存在反向腐蚀效应,对反应室也无腐蚀;2.外延温度低,一般是650-900,最低可在600完成,减弱了自掺杂和扩散效应。问题:SiH4在气相中可自行分解,造成过早核化,对外延层的晶体结构产生重要影响,甚至生成多晶;SiH4易氧化形成硅粉,要尽量避免氧化物质和水汽的存在,否则会影响外延层的质量;缺陷密度高于SiCl4 氢还原法制作外延层;对反应系统要求高。,1 气相质量传递过程,边界层指基座表面垂直于气流方向上,气流速度、反应剂浓度、温度受到扰动的薄气体层。基座表面做成斜坡状,和气流方向呈一定角度,角一般在310。,基座表面边界层示意图,2 表面过程,本质上是化
10、学分解和规则排列两个过程。SiH4表面外延过程实质上包含了吸附、分解、迁移、解吸这几个环节。表面外延过程表明外延生长是横向进行。,影响外延生长速率的因素,温度硅源反应剂浓度其它因素:衬底晶向(110)(111);反应室形状;气体流速,影响外延生长速率的因素,1.温度对生长速率的影响,2.硅源对生长速率的影响,含氯的Si-Cl-H体系 无氯的Si-H体系 硅源不同,外延温度不同,由高到低排序的硅源为:SiCl4SiHCl3SiH2Cl2SiH4;而外延生长速率正相反。,3.反应剂浓度对生长速率的影响,速率、温度对结晶类型的影响,3.2.4 外延层中的杂质分布,掺杂采用原位气相掺杂。杂质掺入效率依
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 制造 技术 交大 工程硕士 外延

链接地址:https://www.31ppt.com/p-6212704.html