数字电视接收机总体框.ppt
《数字电视接收机总体框.ppt》由会员分享,可在线阅读,更多相关《数字电视接收机总体框.ppt(151页珍藏版)》请在三一办公上搜索。
1、第5章 数字电视整机,5.1 数字电视机接收机总体框图5.2 A/D变换电路5.3 视频解码电路5.4 图像处理电路5.5 MCU控制电路5.6 液晶显示及驱动电路5.7 数字音频处理电路,下一页,第5章 数字电视整机,5.8 数字CATV高频头5.9 数字电视教学机,上一页,5.1数字电视接收机总体框图,数字电视接收机简介本章介绍的数字电视接收机不包括信道解码、信源解码的整机。它由接口电路、A/D变换电路、视频解码电路、视频处理电路、MCU控制电路、液晶显示及驱动电路、音频处理电路、数字CATV高频头及电源等几部分组成。它可以接收模拟电视信号、分量信号(YCbCr或YPbPr)、CVBS(复
2、合视频信号)及S-Video信号,其框图如图5-1所示。5.1.2 各部分电路的作用 1接口电路,下一页,返回,5.1数字电视接收机总体框图,接口电路包括视频信号输入及音频信号的输入、输出。其中视频输入接口包括:射频、CVBS、分量信号(YCbCr或YPbPr)、模拟RGB、S-Video等视频信号。1)复合视频接口复合视频(Composite)接口如图5-2所示。它通常采用黄色的RCA(莲花插座)接头。复合的含义是同一信道中传输亮度和色度信号的模拟信号。图中左侧的两个是音频左、右声道信号输入端子,最右侧是复合视频信号输入端子。2)S端子(S-Video),上一页,下一页,返回,5.1数字电视
3、接收机总体框图,S端子(S-Video)接口如图5-3所示,它连接采用Y/C(亮度/色度)分离式输出,使用四芯线传送信号,接口为四针接口。接口中,两针接地,另外两针分别传输亮度和色度信号。因为分别传送亮度和色度信号,S端子效果要好于复合视频接口。不过S端子的抗干扰能力较弱,所以S端子线的长度最好不要超过7米。3)分量输入端口分量(Component)接口如图5-4所示,它的标记为Y/Pb/Pr,用红、绿、蓝三种颜色来标注每条线缆和接口。绿色线缆(Y),传输亮度信号。蓝色和红色线缆(Pb和Pr)传输的是色差信号。分量端口的效果要好于S端子,,上一页,下一页,返回,5.1数字电视接收机总体框图,因
4、此很多高清播放设备上都采用该接口。如果使用优质的线材和接口,即使采用10米长的线缆,也能传输优质的画面。4)VGA接口VGA又称D-Sub接口,如图5-5所示。VGA接口共有15针,分成3排,每排5个孔,是显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。它传输红、绿、蓝模拟信号以及同步信号(行和场信号)。使用VGA连接设备,线缆长度最好不要超过10米,而且要注意接头是否安装牢固,否则可能引起图像中出现虚影。5)DVI接口(数字视觉接口),上一页,下一页,返回,5.1数字电视接收机总体框图,DVI(Digital Visual Interface)接口与VGA都是电脑中最常用的接口,如
5、图5-6所示。它与VGA不同的是,DVI可以传输数字信号,不用再进行数模转换,所以画面质量非常高。DVI接口有多种规范,常见的是DVI-D(Digital)和DVI-I(Intergrated)。DVI-D只能传输数字信号,可以用它来连接显卡和平板电视。DVI-I接口可同时兼容模拟和数字信号。兼容模拟并不意味着模拟信号的接口D-Sub可以连接在DVI-I接口上,而是必须通过一个转换接头才能使用,一般采用这种接口的显卡都会带有相关的转换接头。6)HDMI接口(高清晰多媒体接口),上一页,下一页,返回,5.1数字电视接收机总体框图,HDMI(High Definition Multimedia I
6、nterface),其外形如图5-7所示。它同DVI一样是传输全数字信号的,不同的是HDMI接口不仅能传输高清数字视频信号,还可以同时传输高质量的音频信号。它的功能与射频接口相同,不过由于采用了全数字化的信号传输,不会像射频接口那样出现画质不佳的情况。高质量的HDMI线材,即使长达20米,也能保证优质的画质。2A/D变换电路A/D变换电路接收来自PC的模拟RGB信号、数字视频接口(DVI)信号和来自机顶盒或DVD的YPbPr分量信号。这些信号经过A/D转换后生成数字24位4:2:2 RGB信号送到WSC1115中进行相应的图像处理和显示。AD变换电路采用的是ADI公司生产的AD9883。,上一
7、页,下一页,返回,5.1数字电视接收机总体框图,3视频解码电路视频解码器采用的是MICRONAS(微科)公司生产的VPC3230D,它是一颗多制式(PAL/NTSC/SECAM)视频解码芯片,可以解码CVBS、S-VIDEO信号。这些信号在VPC3230D中经A/D变换、亮色分离、色度解调后编码成ITU-R BT656信号,送到数字视频处理器WSC1115中进行相应的图像处理和显示。4图像处理电路图像处理采用成都威斯达有限公司的WSC1115,它接收来自AD9883输出的24位4:2:2的RGB信号或来自视频解码电路VPC3230D输出的ITU BT656的8位4:2:2的,上一页,下一页,返
8、回,5.1数字电视接收机总体框图,信号。在其内部进行隔行转逐行变换、图像缩放、图像增强、帧频转换以及显示处理。其输出为24bit或30bit 的LVTTL或LVDS信号,可送到相应的驱动电路,控制相应的显示设备。5MCU控制电路MCU电路采用MYSON公司生产的MTV230,它是一块集成了OSD功能、4路A/D、4路PWM DAC的基于MCS-51内核的单片机芯片。它接收键盘或遥控器的指令,并且通过I2C总线对视频解码器、WSC1115、音频处理器等IC的寄存器进行设置,完成相应的功能。,上一页,下一页,返回,5.1数字电视接收机总体框图,6液晶显示及驱动电路液晶显示(LCD)面板有TTL和单
9、通道低压差分信号(LVDS)两种接口类型。WSC1115经过处理后输出的是TTL RGB数字信号,如果接的是TTL的屏则直接可以驱动,如果接的是单通道LVDS接口的屏,则必须把TTL信号转换为LVDS信号才能驱动LCD面板显示。电路中采用的LCD 面板驱动芯片是美国国家半导体公司生产的LVDS发送器DS90C385。7数字音频处理电路音频处理器采用MICRONAS公司生产的MSP3410G,它具有伴音处理、丽音解码、环绕处理、高低音均衡、音量,上一页,下一页,返回,5.1数字电视接收机总体框图,控制、静音等功能,它与MCU通过I2C总线进行通讯,是目前广泛使用的伴音处理芯片。音频放大器是飞利浦
10、公司生产的TDA1517,它是双声道(4瓦/声道)立体声功放,具有高效、节省面积、散热好的特点。8数字CATV高频头高频头采用的是成都旭光生产的JS6B系列一体化高频头,其特点是频率合成、I2C控制、全增补电视频道、单5V供电等。它将本振、频段控制、调谐电压发生集于一体,解调出CVBS视频信号和TV伴音信号及第二伴音中频(SIF)音频信号,分别送到视频处理电路和音频处理电路进行相应的处理。采用一体化高频头,灵敏度高、解调性能好。,返回,上一页,5.2 A/D变换电路,A/D变换电路的主要任务是将输入的模拟图像经过数字化采样,形成后级图像处理芯片能够处理的数字图像信号。我们这里采用AD9883作
11、为数字电视接收机A/D变换的核心芯片。5.2.1 AD9883简介AD9883是美国Analog Device生产的3路8位数模转换器件,它是专为个人电脑和工作站的RGB图像信号采集而设计,其最大转换速率达140SMPS(百万次采样/每秒)。近年来在视频处理领域得到广泛应用。,下一页,返回,5.2 A/D变换电路,AD9883A内部包含110 MHz ADC,1.25 V参考电压,PLL和可编程的增益、复位、钳位控制。用户只需要提供3.3 V的电源、模拟输入、HSYNC(行同步)和COAST(时钟发生器)信号。可以提供2.5 V3.3 V的三态门输出。AD9883A为平面显示器和放映机的模拟信
12、号数字化提供完整的解决方案,对于电脑的HDTV显示器或高速视频转换是理想的选择。AD9883A包含所需的输入缓冲器,信号直流恢复(采样),复位,增益(亮度和对比度)调整,象素时钟发生器,,上一页,下一页,返回,5.2 A/D变换电路,采样相位控制,输出数据格式化。所有的控制都可以由2线制串行总线控制。它的高集成度使得设计更简洁,芯片受物理和电子环境的影响很小。典型功率为500mW,使用温度范围为070,没有特殊的环境要求。AD9883具有以下特点:1)最大转换率140MSPS2)模拟带宽300MHz3)模拟电压输入范围0.5V1.0V4)110MSPS 时PLL时钟波动为 500ps p-p(
13、皮秒 峰峰值)5)电源3.3V,上一页,下一页,返回,5.2 A/D变换电路,6)实时同步处理7)热插拔同步检测8)节能模式9)低能耗:典型500mW10)4:2:2输出格式AD9883通常用于数字电视、RGB图像处理、LCD显示器和投影仪等离子显示屏。5.2.2 AD9983内部框图AD9883内部包括钳位电路、AD转换器、同步处理和时钟发生器、串行寄存器和电源管理等电路,其框图如图5-8所示。,上一页,下一页,返回,5.2 A/D变换电路,5.2.3 引脚功能AD9883共有80个引脚,其主要引脚的功能如下:行同步输出(HSOUT):HSYNC的经过相位调整的副本。其极性和幅度可通过串行总
14、线寄存器控制。行同步取决于串行数据的不断调整。场同步输出(VSOUT):视频VSYNC的经过相位调整的副本。其输出极性由串行总线寄存器位控制。它在所有模式图像传输的过程中有效。绿同步限制输出(SOGOUT):由绿通道提取复合同步信号,从限制比较器输出,或输出未处理的行同步信号HSYNC。,上一页,下一页,返回,5.2 A/D变换电路,SDA:串行数据I/O。SCL:串行时钟。A0:串行地址输入1。RED:红通道数据输出。GREEN:绿通道数据输出。BLUE:蓝通道数据输出。数据输出时钟(DATACK):此引脚通常为输出数据和HSOUT的外部逻辑提供主时钟输出信号,它由内部时钟产生,并于内部取样
15、时钟同步。当采样时间随PHASE调整器改变时,输出时序也切换,DATACK和HSOUT输出也改变。所以时序关系着信号的稳定。,上一页,下一页,返回,5.2 A/D变换电路,RAIN:红通道模拟输入。GAIN:绿通道模拟输入。BAIN:蓝通道模拟输入。RED,GREEN,和 BLUE图像信号的高阻抗,独立输入。(三个通道是一样的,能用于任何颜色,通过调整参考点来改变颜色。)输入可调节范围为0.5V1.0V。行同步输入(HSYNC):此引脚接受一个逻辑信号,用于参考建立行时序,并为图像时钟产生器提供参考频率。其逻辑属性由串行寄存器0EH的第6位控制(行同步极性标志位)。仅当行同步前沿为上升沿,后沿
16、可以忽略。当行同步极性为0时,行同步取下降沿。当行同步极性为1时,行同步,上一页,下一页,返回,5.2 A/D变换电路,取上降沿。其输入还包含噪声抑制施密特触发器,输入极限位1.5V。VSYNC:场同步信号输入。绿枪同步输入(SOGIN):这个输入为嵌入同步提供一个辅助处理信号,在绿通道。此脚连到一个带有内部阈值的高速比较器,阈值可由程序控制,以10mV为步长,从输入信号波谷上方10mV到300mV,缺省阈值为150mV。当连接到含内部同步的一致的图像信号,在SOGOUT脚产生一个数字输出。此脚在不用时作悬空处理。外部嵌位输入(CLAMP):此脚用于定义输入信号钳位到地的时间,它将实行当参考直
17、流电平相对于模拟通道输入是,上一页,下一页,返回,5.2 A/D变换电路,可知的,例如在图像信号的黑电平期间。该脚在钳位功能脚设置为1时有效(寄存器0FH,第7位,缺省值为0)。当禁止时,该脚被忽略,钳位时序由内部记时器延时决定,并在行输入后沿期间有效。该脚不用时必须接地,并且通过程序将该功能设置为0。时钟发生器边沿输入(COAST):此脚用于在停止行同步输入时继续产生一个和当前频率相位一致的图像时钟信号,它在没有从源信号提取行同步脉冲,而由场同步时非常有用。该脚信号一般不由PC产生。该脚由其控制寄存器设置(寄存器0FH,第3位)。当不用时,该脚必须接到地,并且通过程序将该功能设置为1,或接高
18、电平(通过10k的电阻上拉到VD)并通过程序将该功能设置为0,上电时该功能设置缺省值为1。,上一页,下一页,返回,5.2 A/D变换电路,内部参考分压电路(REF BYPASS):内部1.25V参考分压电路,它必须通过0.1F的电容连到地,精确度为4%,温度系数为50 ppm,对于AD9883A的大部分应用是足够的,如果需要更高精确度,可以提供一个外部参考。中级电压参考旁路(MIDSCV):内部中级电压参考旁路,它必须通过0.1F的电容连到地,这个精确电压随绿枪增益改变,相位时钟发生器PLL需要外部滤波,才可将噪声和寄生效应降到最小。主电源供电(VD):此引脚脚为电路的主要部分提供电源,电压必
19、须稳定,最好经过滤波处理。,上一页,下一页,返回,5.2 A/D变换电路,数字信号输出供给电源(VDD):大量的输出引脚(共25个)高速(高达110 MHz)触发产生电源干扰,这些引脚的电源和主电源供电分离可以将敏感的模拟电路干扰降到最小。如果AD9883A使用较低的逻辑电平,VDD可以连接2.5V的兼容电源。时钟发生器的供给电源(PVD):AD9883A最敏感的部分是时钟发生器,此引脚为时钟PLL供电。地(GND):片内所有电路地回路,AD9883A最好放置在板的屏蔽地上,应特别注意地的路径。5.2.4 实际应用电路,上一页,下一页,返回,5.2 A/D变换电路,实际应用电路如图5-9所示。
20、输入的纯图像信号时,首先通过图像通道切换选择电路选择哪路信号输入(RGB或YUV)。由图像通道切换选择电路输出的信号经外接的电阻、电容的耦合后,输入到AD9883的54脚(RAin)、48脚(GAin)和43脚(BAin)。切换选择后的行同步(HSYNC)信号、场同步(VSYNC)信号通过防抖动电路(HSYNC通道由电阻、电容组成,VSYNC通道由电阻、电容组成)后,输入到AD9883第30脚(HSYNC)和第31脚(VSYNC)。从微处理器输出的I2C控制信号,经电平转换后,通过电阻、电容连接到A/D转换器(AD9883)的第56(SCL)、57(SDA)脚,对AD转换器进行控制设定。,上一
21、页,下一页,返回,5.2 A/D变换电路,AD9883在I2C控制信号的控制下,同时根据输入的行、场同步信号的频率及极性,以及第33脚输入的滤波值,将输入的行频信号分频成与输入图像变化频率相适应的采样时钟。另一方面,AD9883根据I2C控制信号设定的相位,钳位电平及增益等,按照新分频得到采样时钟频率对输入的模拟图像信号进行数字化采样,使输入的模拟图像信号变成数字图像信号,由1119脚输出蓝基色数字信号、由29脚输出绿基色信号,由7077脚输出红基色信号。,上一页,下一页,返回,5.2 A/D变换电路,数字化后的R/G/B图像信号分别从AD9883中各自的通道中输出,红基色数字信号(R0R7)
22、由7770脚输出;绿基色数字信号(G0G7)由29脚输出;B0B7:蓝基色数字信号(B0B7)由1219脚输出。它们再分别经电阻排缓冲后,输出给后级的图像处理芯片WSC1115。,返回,上一页,5.3 视频解码电路,视频解码器的功能是:1)对彩色全电视信号进行数字化,然后在数字域中进行Y/C分离和数字彩色解码,以获得希望的Y、R-Y、B-Y或RGB分量数字化信号。2)对Y、Cb、Cr分量视频信号的数字化的方式:即对从复合彩色电视图像中分离出Y、Cb、Cr分量视频信号,用3路A/D转换分别对它们数字化。本系统中采用VPC3230D作为视频解码电路。5.3.1 VPC3230D简介VPC3230D
23、是微科(MICRONAS)公司生产的一种全制式(PAL/NTSC/SECAM)彩色解码电路,它属于模拟视频前端处理电路。该芯片的主要特点如下:,下一页,返回,5.3 视频解码电路,1用于Y/C分离的高性能4H自适应梳状滤波器,且具有自动调节垂直峰化功能。2适应于所有视频制式(PAL/NTSC/SECAM)。3四个CVBS视频信号输入端、一个S-VHS视频信号输入端,一个CVBS输出端,两个RGB/YCbCr分量输入端,一个快速消隐输入端。4内含钳位电路及AGC电路、集成高质量的AD转换器。5多种制式同步信号处理,可对所有信号进行清晰度、对比度、亮度、彩色饱和度及色调控制。只需一个20.25MH
24、z晶振、极少的外部元件便可实现其所有功能。,上一页,下一页,返回,5.3 视频解码电路,5.3.2 VPC3230D内部框图VPC3230D包括复合视频输入和和分量输入AD转换器、自适应梳状滤波器、彩色解码器、钳位电路、AGC电路、高质量的混合器、8bit的画中画(PIP)处理器等,其内部框图如图5-10所示。5.3.3 引脚功能VPC3230D共有80个引脚,各引脚的功能如下:引脚13模拟信号输入RGB1/YCrCb1,引脚带有快速消隐控制的模拟信号输入。通过AD转换器将RGB或YCrCb转换,输入信号必须是交流耦合。,上一页,下一页,返回,5.3 视频解码电路,引脚46模拟信号输入RGB2
25、/YCrCb2,引脚不带有快速消隐控制的模拟信号输入。通过AD转换器将RGB或YCrCb转换,输入信号必须是交流耦合。引脚7、64地,引脚模拟屏蔽接地。引脚8FIFO复位写输入FFRSTWIN,这个引脚连接到VPCDpip的FFRSTWIN引脚9电源退耦,这个引脚必须通过220nF/1.5 nF/390pF接地。引脚10数字信号电源供电。引脚11数字地。引脚12数字地退耦。,上一页,下一页,返回,5.3 视频解码电路,引脚13I2C总线时钟,这个引脚必须连接到I2C时钟总线。引脚14I2C数据总线,这个引脚必须连接到I2C数据总线。引脚15复位端,低电平时VPC3230D复位。引脚16测试输入
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电视接收机 总体

链接地址:https://www.31ppt.com/p-6165440.html