寄存器与计数器.ppt
《寄存器与计数器.ppt》由会员分享,可在线阅读,更多相关《寄存器与计数器.ppt(87页珍藏版)》请在三一办公上搜索。
1、1,第6章 寄存器与计数器,2,6.1 寄存器与移位寄存器,主要内容:触发器构成的寄存器集成寄存器74LS374/74HC374/74HCT374 移位寄存器的五种输入输出方式 触发器构成的移位寄存器 4位集成移位寄存器74LS194 移位寄存器的应用举例,3,6.1.1 寄存器,在数字电路中,用来存放二进制数据或代码的电路称为寄存器。,上述寄存器的寄存时间?,1,0,1,0,1,0,1,0,4,集成寄存器74LS175,5,课外查资料:了解集成寄存器74LS373与74LS374。,74LS175真值表,6,6.1.2 移位寄存器,移位寄存器的5种输入输出方式:(a)串行输入/右移/串行输出
2、,(b)串行输入/左移/串行输出,7,(c)并行输入/串行输出,(d)串行输入/并行输出,8,(e)并行输入/并行输出,9,10,1.串行输入/串行输出/并行输出移位寄存器:下图所示为边沿D触发器组成的4位串行输入/串行输出移位寄存器。,串行输入1010,11,(a)寄存器清零,0,0,0,0,0,0,0,12,(c)第2个CP脉冲之后,(d)第3个CP脉冲之后,0,0,0,0,13,(e)第4个CP脉冲之后,1010,14,例6-1 对于图6-4所示移位寄存器,画出下图所示输入数据和时钟脉冲波形情况下各触发器输出端的波形。设寄存器的初始状态全为0。,15,2.集成电路移位寄存器常用集成电路移
3、位寄存器为74LS194,其逻辑符号和引脚图如图所示。,16,17,例6-2 利用两片集成移位寄存器74LS194扩展成一个8位移位寄存器。,18,例6-3由集成移位寄存器74LS194和非门组成的脉冲分配器电路如图所示,试画出在CP脉冲作用下移位寄存器各输出端的波形。,19,6.2 异步N进制计数器,主要内容:异步n位二进制加、减计数器电路异步n位二进制计数器电路的构成方法异步3进制加计数器电路异步6进制加计数器电路异步非二进制计数器电路的构成方法,20,能够对输入脉冲个数进行计数的电路称为计数器。一般将待计数的脉冲作为CP脉冲。,电路结构:触发器门电路。N个触发器可表示N位二进制数。,21
4、,计数器,二进制计数器,十进制计数器,N进制计数器,加法计数器,同步计数器,异步计数器,减法计数器,可逆计数器,加法计数器,减法计数器,可逆计数器,二进制计数器,十进制计数器,N进制计数器,22,6.2.1 异步n位二进制计数器,1.异步2位二进制加计数器,23,工作原理分析,24,异步2位二进制减计数器,25,2.异步n位二进制计数器其构成具有一定的规律:(a)异步n位二进制计数器由n个触发器组成,每个触发器均接成T触发器。(b)各个触发器之间采用级联方式,其连接形式由计数方式(加或减)和触发器的边沿触发方式(上升沿或下降沿)共同决定。,例子,26,6.2.2 异步非二进制计数器,1.异步3
5、进制加计数器,异步3进制加计数器以异步2位二进制加计数器为基础构成。要实现这一点,必须使用带异步清零端的触发器。,27,异步3进制加计数器电路如下,计数到11的瞬间就清零,1,1,0,28,异步3进制加计数器输出波形:,29,2.异步非二进制计数器 构成方式与上述3进制计数器一样,即采用“反馈清零”法。,如:异步6进制加计数器电路可在3位2进制加计数器电路基础上实现。,30,异步6进制加计数器电路,计数到110的瞬间就清零,1,1,0,0,31,6.3 同步N进制计数器,主要内容:同步2位二进制加、减计数器电路同步3位二进制加、减计数器电路同步n位二进制计数器电路的构成方式同步5进制加计数器电
6、路同步10进制加法计数器电路,32,6.3.1 同步n位二进制计数器,1.同步2位二进制计数器,33,工作原理分析,34,2.同步3位二进制计数器,35,36,3.同步n位二进制计数器 计数器的构成具有一定的规律,可归纳如下:(a)同步n位二进制计数器由n个JK触发器组成;(b)各个触发器之间采用级联方式,第一个触发器的输入信号J0K01,其它触发器的输入信号由计数方式决定。,37,如果是加计数器则为:,如果是减计数器则为:,38,6.3.2 同步非二进制计数器,同步非2n进制计数器的电路构成没有规律可循,可采取“观察”法,其具体构成过程见书p158,39,1.同步5进制加法计数器,40,2.
7、同步10进制加计数器电路,41,6.4 集成计数器,主要内容:同步二进制加计数器74LS161的逻辑功能同步十进制加/减计数器74LS192的逻辑功能异步二进制加法计数器74LS93的逻辑功能异步十进制加法计数器74LS90的逻辑功能采用74LS161构成小于16的任意进制加计数器采用74LS90构成小于10的任意进制加计数器采用两片74LS161构成小于256的任意进制加法计数器采用两片74LS90构成小于100的任意进制加法计数器,42,6.4.1 集成同步二进制计数器,其产品多以四位二进制即十六进制为主,下面以典型产品 74LS161为例讨论。,43,异步清零。当CLR=0时,不管其它输
8、入信号的状态如何,计数器输出将立即被置零。,44,同步置数。当CLR=1(清零无效)、LD=0时,如果有一个时钟脉冲的上升沿到来,则计数器输出端数据Q3Q0等于计数器的预置端数据D3D0。,45,数据保持。当CLR=1、LD=1,且ETEP=0时,无论有没有时钟脉冲,计数器状态将保持不变。,46,加法计数。当CLR=1、LD=1(置数无效)且ET=EP=1时,每来一个时钟脉冲上升沿,计数器按照4位二进制码进行加法计数,计数变化范围为00001111。该功能为它的最主要功能。进位信号RCO=ETQ3Q2Q1Q0。,47,例6-4 用74LS161构成十二进制加法计数器。解:(1)反馈清零法,48
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 寄存器 计数器
链接地址:https://www.31ppt.com/p-6135920.html