常用时序逻辑功能器.ppt
《常用时序逻辑功能器.ppt》由会员分享,可在线阅读,更多相关《常用时序逻辑功能器.ppt(43页珍藏版)》请在三一办公上搜索。
1、数字电子,1,第七章 常用时序逻辑功能器件,计数器:统计时钟脉冲的个数。也可用于分频、,7.1 计数器,7.1.1 二进制计数器1.二进制异步计数器,定时、产生节拍脉冲等。,(1).二进制异步加计数器结构:.将D触发器的 输出端与D输入端连接,构成T触发器;.低位触发器的 与高位触发器的CP端连接。,数字电子,2,二进制异步加计数器的逻辑图、状态图、波形图。,(FIASH),电路可作为分频器:Q0、Q1、Q2的周期分别是计数脉冲CP的2倍、4倍、8倍,即对CP构成2、4、8分频。,工作过程:CP上跳一次,Q0翻一次;Q0下跳一次,Q1翻一次;Q1下跳一次,Q2翻一次。,从初态000开始,每输入
2、一个CP脉冲计数器状态加1,输入8个CP后计数器状态又为000,又称23进制加计数器,模八加计数器(M=8)。,数字电子,3,(2).二进制异步减计数器结构:.将D触发器的 输出端与D输入端连接,构成T触发器;.低位触发器的Q与高位触发器的CP端连接。,二进制异步减计数器的逻辑图、状态图、波形图。,(FIASH),数字电子,4,归纳:(1)n位二进制异步计数器由n 位T触发器构成(对D触发器,将D与 连接,对JK触发器,将其J、K加1)。各触发器之间的连接方式由加、减计数方式和触发器的触发方式决定。(2)在异步计数器中,高位触发器的翻转必须在低位触发器翻转,产生进位或借位信号之后才能实现。因此
3、,异步计数器工作速度低。,数字电子,5,2.二进制同步计数器,为提高计数速度,采用同步计数方式。CP脉冲同时接于各位触发器的CP输入端。当CP脉冲来到时,应该翻转的触发器是同时翻转的,没有各级延时时间的积累问题。同步计数器也称为并行计数器。,数字电子,6,(1)二进制同步加计数器,采用JK触发器构成。为使各触发器能在适当的时间翻转,必需对各触发器的J、K输入端加适当的控制逻辑。,结构:CP脉冲与各触发器的CP输入端连接;,(FIASH),数字电子,7,,CP下跳一次Q0翻一次,时,CP下跳Q1翻,时,CP下跳Q2翻,时,CP下跳Q3翻,(FIASH),同步计数器触发器的翻转是同时进行的,工作速
4、度比异步计数器高。但是,控制电路复杂,其工作速度也受控制电路传输延时时间的限制。,数字电子,8,二进制同步减计数器:,结构:CP脉冲与各触发器的CP输入端连接;,数字电子,9,(2)二进制同步可逆计数器:可逆计数器既可作加计数又能作减计数。,数字电子,10,X=1:加计数X=0:减计数,数字电子,11,7.1.2 非二进制计数器,例 用D触发器设计一个8421码十进制同步加计数器,同步计数器设计步骤:(1)确定状态数和触发器个数。(2)列出状态表和驱动表。(3)按驱动表作驱动方程。(4)按驱动方程作逻辑图。(5)画出完整的状态图,检查设计的计数器能否自起动。,数字电子,12,(1)确定状态数和
5、触发器个数 十进制计数器有十个状态需要四个触发器。(2)列出状态表和驱动表,数字电子,13,(3)按驱动表作驱动方程,采用卡诺图化简。,数字电子,14,数字电子,15,数字电子,16,数字电子,17,(FIASH),(4)按驱动方程作逻辑图。,数字电子,18,(5)画出完整的状态图,检查设计的计数器能否自起动。,按状态方程可求得现态为10101111的各个次态。,数字电子,19,(FIASH),从完整的状态图中可见,电路能自起动。,数字电子,20,(1)74161的功能 74161是4位二进制同步加计数器。RD:异步清零端LD:预置数控制端A、B、C、D:预置数据输入端EP、ET:计数使能端C
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常用 时序 逻辑 功能

链接地址:https://www.31ppt.com/p-6116246.html