第九章时序数字电路.ppt
《第九章时序数字电路.ppt》由会员分享,可在线阅读,更多相关《第九章时序数字电路.ppt(76页珍藏版)》请在三一办公上搜索。
1、第九章 时序数字电路,本章主要内容:触发器时序逻辑电路分析方法寄存器计数器,9.1集成单元触发器,Flip-Flop,简写为 FF,又称双稳态触发器。,一个触发器可存储 1 位二进制数码,触发器的基本特性和作用,触发器的作用:,触发器有记忆功能,由它构成的电路在某时刻的输出不仅取决于该时刻的输入,还与电路原来状态有关。而门电路无记忆功能,由它构成的电路在某时刻的输出完全取决于该时刻的输入,与电路原来状态无关。,触发器和门电路是构成数字电路的基本单元。,触发器的类型,根据逻辑功能不同分为:,根据触发方式不同分为:,根据电路结构不同分为:,三、触发器逻辑功能的描述方法,主要有特性表、特性方程、驱动
2、表(又称激励表)、状态转换图和波形图(又称时序图)等。,一、基本RS触发器,置0端,也称复位端。R 即 Reset,置1端,也称置位端。S 即 Set,信号输入端,互补输出端,正常工作时,它们的输出状态相反。,低电平有效,9.1.1 触发器的电路结构,逻辑电路,逻辑符号,工作原理,工作原理及逻辑功能,0,1,1,1 1,0,触发器被置 0,工作原理及逻辑功能,1,0,0,1 1,1,触发器被置 1,工作原理及逻辑功能,G1 门输出,工作原理及逻辑功能,逻辑功能的特性表描述,基本 RS 触发器特性表,注意,二、同步RS触发器,实际工作中,触发器的工作状态不仅要由触发输入信号决定,而且要求按照一定
3、的节拍工作。为此,需要增加一个时钟控制端 CP。,CP 即 Clock Pulse,它是一串周期和脉宽一定的矩形脉冲。,具有时钟脉冲控制的触发器称为时钟触发器,又称钟控触发器。,同步触发器是其中最简单的一种,而基本 RS 触发器称异步触发器。,工作原理,CP=0 时,G3、G4被封锁,输入信号 R、S不起作用。基本 RS 触发器的输入均为 1,触发器状态保持不变。,CP=1 时,G3、G4解除封锁,将输入信号 R 和 S 取非后送至基本 RS 触发器的输入端。,电路结构与工作原理,同步RS触发器逻辑符号,同步RS触发器输入、输出波形关系,同步 RS 触发器的特性表与特性方程,特性表,特性方程指
4、触发器次态与输入信号和电路原有状态之间的逻辑关系式。,同步触发器的特点,同步触发器的触发方式为电平触发式,同步触发器的共同缺点是存在空翻,无空翻触发器,Master-Slave Flip-Flop,Edge-Triggered Flip-Flop,无空翻触发器的类型和工作特点,工作特点:CP=1 期间,主触发器接收输入信号;CP=0 期间,主触发器保持 CP 下降沿之前状态不变,而从触发器接受主触发器状态。因此,主从触发器的状态只能在 CP 下降沿时刻翻转。(详见链接)这种触发方式称为主从触发式。,工作特点:只能在 CP 上升沿(或下降沿)时刻接收输入信号,因此,电路状态只能在 CP 上升沿(
5、或下降沿)时刻翻转。这种触发方式称为边沿触发式。,主从触发器和边沿触发器有何异同?,只能在 CP 边沿时刻翻转,因此都克服了空翻,可靠性和抗干扰能力强,应用范围广。,相同处,电路结构和工作原理不同,因此电路功能不同。为保证电路正常工作,要求主从 JK 触发器的 J 和 K 信号在 CP=1 期间保持不变;而边沿触发器没有这种限制,其功能较完善,因此应用更广。,相异处,给主从触发器提供反相的时钟信号,使它们在不同的时段交替工作。,三、主从 J-K 触发器电路、符号,从触发器,主触发器,表示时钟触发沿为下降沿,逻辑功能,代入,有:,JK触发器的特征方程。,JK触发器的特性表,例:已知主从JK触发器
6、的CP、J输入和K输入的波形如下所示。设触发器的初态为1态,试画出其输出波形。,解:当在CP1期间,J、K状态不变时,只需根据CP下降沿到达时J、K的状态和JK触发器的特性表,即可得出其输出波形。,四、边沿D 触发器,逻辑符号和逻辑功能,特点:Qn+1 跟随 D 信号,D触发器特征方程:,例:根据输入波形画D触发器输出波形。,上升沿触发。,常用无空翻触发器,主从 RS 触发器主从 JK 触发器,主从触发器,边沿触发器,TTL 维持阻塞 D 触发器(通常上升沿触发)TTL 边沿 JK触发器(通常下降沿触发)CMOS 边沿 D 触发器和边沿 JK 触发器(通常上升沿触发),9.1.2不同类型触发器
7、之间的转换一、触发器的逻辑功能及其表示方式,触发器的逻辑功能,是指触发器的次态与现态、输入信号之间的逻辑关系。根据逻辑功能的不同,触发器可分为R-S触发器、J-K触发器、D触发器和T触发器等几种不同类型。触发器的逻辑功能可用特性表、特性方程和状态图来表示。以触发器的现态和输入信号为变量,次态为函数,描述它们之间的逻辑关系的真值表称为触发器特性表。表述上述逻辑关系的逻辑表达式称为特性方程。,状态图(状态转换图):图形的方法直观表述触发器的逻辑功能,图中用两个圆圈分别表示触发器的两个状态:0态和1态,用箭头表示状态转换的去向,箭头上的注释说明状态转换的条件。,R-S触发器状态图,J-K触发器状态图
8、,D触发器状态图,T触发器,Qn,Qn,T触发器特性表:,T触发器特征方程:,T触发器状态图,触发器五种逻辑功能的比较,无约束,但功能少,无约束,且功能强,令 J=K=T即可,令J=K=1即可,二、不同类型触发器之间的转换,因此,令,已有 Qn+1=D 欲得Qn+1=,因此,令D=,9.2 时序逻辑电路分析方法,9.2.1 时序逻辑电路基本概念,时序逻辑电路的特点是:时序逻辑电路的输出不仅取决于该时刻的输入信号,而且与电路的原状态有关。,时序电路的方框图,时序逻辑电路的逻辑功能的表示方法常用的也有三种:逻辑表达式、真值表(状态转换表)和状态转换图。,逻辑表达式:三个方程,输出方程状态方程驱动方
9、程(激励方程),在时序逻辑电路中,根据存储电路中的触发器是否同时动作,可将时序逻辑电路划分为同步时序逻辑电路和异步时序逻辑电路两大类。按电路输出信号的特性可分为米里(Mealy)型和摩尔(Moore)型。米里型时序电路的输出不仅与现态有关,而且还决定于电路的输入;而摩尔型时序电路的输出仅决定于电路的现态。根据功能分类,最常用的时序逻辑电路有寄存器和计数器等。,9.2.2 时序逻辑电路的分析方法,分析时序逻辑电路的一般步骤如下:(1)由逻辑图写出下列各逻辑方程式:各触发器的时钟方程;时序电路的输出方程;各触发器的驱动方程。(2)将驱动方程代入相应触发器的特性方程,求得时序逻辑电路的状态方程。(3
10、)根据状态方程和输出方程,进行计算,列出该时序电路的状态表,画出状态图或时序图。(4)根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。,9.3寄存器9.3.1数码寄存器数字系统中存放信息的部件。由触发器和逻辑门电路构成。一、双拍接收方式的数码寄存器,数据输入端:D3D0数据输出端:Y3Y0控制端:清零、寄存控制和取数控制,寄存数码的步骤:1、清零;2、寄存。,二、单拍接收方式的数码寄存器,直接由寄存控制存入数码,不必清零。并行输入、并行输出。,9.3.2,根据数据移位和输入输出方式,可分为:,一、单向移位寄存器,右移寄存器的结构特点:左边触发器的输出端接右邻触发器的输入端。时钟脉冲作为
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第九 时序 数字电路
链接地址:https://www.31ppt.com/p-6112098.html