第06章时序逻辑电路习题解.ppt
《第06章时序逻辑电路习题解.ppt》由会员分享,可在线阅读,更多相关《第06章时序逻辑电路习题解.ppt(40页珍藏版)》请在三一办公上搜索。
1、第6章 时序逻辑电路习题,时序电路分析时序电路设计计数器分析设计序列信号发生器VHDL设计,A组 B组,第1题,第2题,第3题,第4题,第5题,第6题,第7题,第8题,第9题,第10题,第11题,第12题,第13题,第14题,第15题,第16题,第17题,第18题,题6.1分析图P 6.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。,解:从给定的电路写出它的驱动方程为J1=Q2 K1=1J2=Q1 K2=1将上述驱动方程代入JK触发器的特性方程Q*=JQ+KQ,得到电路的状态方程Q1*=Q1Q2Q2*=Q1Q2输出方程为Y=Q2根据状态方程和输出方
2、程画得的状态转换图和时序图如图A 6.1所示。,图A 6.1,题6.2分析图P6.2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路能否自启动。,解:由给定的电路图写出驱动方程为D1=Q3D2=Q1D3=Q1Q2将驱动方程代入D触发器的特性方程Q*=D,得到电路的状态方程Q1*=Q3Q2*=Q1Q3*=Q1Q2电路的输出方程为Y=(Q1Q3)=Q1+Q3电路的状态转换图如图A 6.2所示,电路能够自启动。,图A 6.2,题6.3分析图P 6.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。,解
3、:从给定的电路图写出驱动方程为J1=K1=Q3J2=K2=Q1J3=Q1Q2;K3=Q3将上面的驱动方程代入JK天触发器的特性方程后得到状态方程为Q1*=Q3Q1+Q3Q1=Q3Q1Q2*=Q1Q2+Q1Q2=Q2Q1Q3*=Q1Q2Q3由电路图上可知,输出方程为Y=Q3根据状态方程和输出方程画出的状态转换图如图A 6.3所示。电路能够自启动。,图A6.3,题6.4试分析图P 6.4所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。,解:从电路图写出驱动方程为D0=(Q0+Q1)(Q1 Q2)=Q0Q2+Q0Q1Q2+Q1Q2D1=Q0D
4、2=Q1将上述驱动方程代入D触发器的特性方程,得到状态方程Q0*=Q0Q2+Q0Q1Q2+Q1Q2Q1*=Q0Q2*=Q1输出方程为Y=Q0Q1Q2根据得到的状态方程和输出方程,即可画出电路的状态转换图,如图A 6.4所示。当电路进入无效状态(Q0Q1Q2=111)后,在时钟信号作用下能自行进入有效循环,所以电路能自启动。,图A 6.4,题6.5试分析图P 6.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入逻辑变量。,解:首先从电路图写出它的驱动方程D1=AQ2D2=A(Q1Q2)=A(Q1+Q2)将上式代入D触发器的特性方程后得到电路的状态方程Q
5、1*=AQ2Q2*=A(Q1+Q2)电路的输出方程为Y=AQ1Q2根据状态方程和输出方程画出的状态转换图如图A 6.5所示。,图A 6.5,题6.6分析图P 6.6给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A为输入变量。,解:由电路图写出驱动方程为J1=K1=1J2=K2=A Q1将上述驱动方程代入JK触发器的特性方程,得到状态方程Q1*=Q1Q2*=A Q1 Q2输出方程为Y=AQ1Q2+AQ1Q2根据状态方程和输出方程画出的状态转换图如图A 6.6所示。因为不存在无效状态,所以电路不存在自启动与否的问题。当A=0时电路对CLK脉冲作二进制加法计数,A=1
6、时作二进制减法计数。,图A 6.6,题6.7分析图P 6.7的时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。,解:由电路图写出驱动方程为J0=K0=1J1=Q0(Q2Q3);K1=Q0J2=Q0Q3;K2=Q0Q1J3=Q0Q1Q2;K3=Q0将上述驱动方程代入JK触发器的特性方程,得到状态方程为Q0*=Q0Q1*=Q0Q1(Q2+Q3)+Q0Q1Q2*=Q0Q2Q3+(Q0+Q1)Q2Q3*=Q0Q1Q2Q3+Q0Q3输出方程为Y=Q0Q1Q2Q3根据状态方程和输出方程画出的状态转换图如图A 6.7所示。电路能自启动。,图A 6.7,题6.8
7、分析图P 6.8电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。图中的X、Y分别表示输入逻辑变量和输出逻辑变量。,解:首先从给定电路图写出它的驱动方程J0=(XEQ1);K0=(XQ1)J1=XEQ0;K1=(XQ0)将上面的驱动方程代入JK触发器的特性方程,得到电路的状态方程Q0*=(XOQ1)Q0+(XQ1)Q0=XQ1Q0+XQ1Q1*=(XEQ0)Q1+(XQ0)Q1=XQ1Q0+XQ0输出方程为Y=XQ1+XQ0根据状态方程和输出方程画出的状态转换图如图A 6.8所示。,图A 6.8,题6.9试画出用4片74LS194A组成16位双向移位寄存器的逻辑图。74LS1
8、94A的功能表见表6.3.2。,解:见图A 6.9。,图A 6.9,题6.10在图P6.10电路中,若两个移位寄存器中的原始数据分别为A3A2A1A0=1001,B3B2B1B0=0011,CI的初始值为0,试问经过4个CLK信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?,解:经过4个时钟信号作用以后,两个寄存器里的数据分别为A3A2A1A0=1100,B3B2B1B0=0000。这是一个4位串行加法器电路。,题6.11分析图P 6.11的计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表与表6.3.4相同。,解:图P 6.11是采用同步置数法接成的七进制计数器。
9、当计数器计成1001(9)状态时,LD变成低电位。待下一个CLK脉冲到来时,将电路置成Q3Q2Q1Q0=0011(3),然后再从3开始作加法计数。在CLK连续作用下,电路将在00111001这七个状态间循环,故电路为七进制计数器。,题6.12分析图P 6.12的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LS161的功能表如表6.3.4所示。,解:图P6.12电路是采用异步置零法用74LS161接成的十进制计数器。当计数器进入Q3Q2Q1Q0=1010状态后,与非门输出低电平置零信号,立刻将计数器置成Q3Q2Q1Q0=0000状态。由于Q3Q2Q1Q0=101
10、0是一个过渡状态,不存在于稳定状态的循环中,所以电路按0000-1001这十个状态顺序循环,是十进制计数器。电路的状态转换图如图A 6.12所示。,图A 6.12,题6.13试分析图P 6.13的计数器在M=1和M=0时各为几进制。,解:图P6.13电路是采用同步置数法用74160接成的可变进制计数器。在M=1的状态下,当电路进入Q3Q2Q1Q0=1001(九)以后,LD=0。下一个CLK到达时将D3D2D1D0=0100(四)置入电路中,使Q3Q2Q1Q0=0100,再从0100继续作加法计数。因此,电路在0100到1001这六个状态间循环,构成六进制计数器。同理,在M=0的情况下,电路计到
11、1001后置入0010(二),故形成八进制计数器。,题6.14试用4位同步二进制计数器74LS161接成十二进制计数器,标出输入、输出端。可以附加必要的门电路。74LS161的功能表见表6.3.4,解:此题有多种可行的方案。例如可采用同步置数法,在电路计成Q3Q2Q1Q0=1011(十一)后译出LD=0信号,并在下一个CLK信号到达时置入0000就得到了十二进制计数器。电路接法见图A 6.14。,图A 6.14,题6.15图P6.15电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器。74LSl61的功能表见表6.3.4。,解:这是用同步置数法接成的可控进制计数器。在A=1
12、的情况下,计数器计为Q3Q2Q1Q0=1011(十一)后给出LD=0信号,下一个CLK脉冲到来时计数器被置成Q3Q2Q1Q0=0000状态,所以是十二进制计数器。在A=0的情况下,计数器计为1001时给出LD=0信号,下一个CLK脉冲到来时计数器被置零,所以是十进制计数器。,题6.16设计一个可控进制的计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数输入端和进位输出端。,解:此题可有多种答案。图A 6.16是采用同步置数法接成的可控进制计数器。因为每次置数时置入的是D3D2D1D0=0000,所以M=1时应从Q3Q2Q1Q0=1110(十四)状态译出LD=0信号;
13、而在M=0时应从Q3Q2Q1Q0=0100(四)状态译出LD=0信号。,图A 6.16,题6.17分析图P 6.17给出的计数器电路,画出电路的状态转换图,说明这是几进制计数器。74LS290的电路见图6.3.31。,解:图P 6.17电路是采用异步置数法接成的七进制计数器。每当计数器计成Q3Q2Q1Q0=0110(六)时,立即产生“置9”信号,使S91=S92=1,将电路置成Q3Q2Q1Q0=1001,于是电路便在90159这七个状态间循环,形成七进制计数器。0110是过渡状态,不包括在稳定状态循环之内。此外,Q3Q2Q1Q0的0110、0111、1110和1111这4个状态是过渡状态。状态
14、转换图如图A 6.17。,图A 6.17,题6.18试分析图P 6.18计数器电路的分频比(即Y与CLK的频率之比)。74LSl61的功能表见表6.3.4。,解:第(1)片74LSl61是采用置数法接成的七进制计数器。每当计数器状态进入Q3Q2Q1Q0=1111(十五)时译出LD=0信号,置入D3D2D1D0=1001(九),所以是七进制计数器。第(2)片74LSl61是采用置数法接成的九进制计数器。当计数器状态进入Q3Q2Q1Q0=1111(十五)时译出LD=0信号,置入D3D2D1D0=0111(七),所以是九进制计数器。两片74LSl61之间采用了串行连接方式,构成7 x9二63进制计数
15、器,故Y与CLK的频率之比为1:63。,题6.19图P 6.19电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表与表6.3.4相同。,解:第(1)片74160工作在十进制计数状态。第(2)片74160采用置数法接成三进制计数器。两片之间是十进制。若起始状态第(1)片和第(2)片74160的Q3Q2Q1Q0分别为0001和0111,则输入19个CLK信号以后第(1)片变为0000状态,第(2)片接收了两个进位信号以后变为1001状态,并使第(2)片的LD=0。第20个CLK信号到达以后,第(1)片计成0001,第(2)片被置为0
16、111,于是返回到了起始状态,所以这是二十进制计数器。,题6.20分析图P 6.20给出的电路,说明这是多少进制的计数器,两片之间是多少进制。74LSl61的功能表见表6.3.4。,解:这是采用整体置数法接成的计数器。在出现LD=0信号以前,两片74LSl61均按十六进制计数。即第(1)片到第(2)片为十六进制。当第(1)片计为2,第(2)片计为5时产生LD=0信号,待下一个CLK信号到达后两片74LSl61同时被置零,总的进制为5 X 16+2+1=83故为八十三进制计数器。,题6.21画出用两片同步十进制计数器74160接成同步三十一进制计数器的接线图。可以附加必要的门电路。74160的逻
17、辑图和功能表见图6.3.21和表6.3.4。,解:由于31是一个不能分解的素数,所以必须采用整体置数或整体置零的连接方式。若采用整体置数法,则应先将两片按同步连接方式接成10 X10=100进制计数器,然后用电路计为30的状态译出LD=0信号,如图A 6.21所示。这样在电路从全零状态开始计数,计入31个脉冲后将返回全零状态,形成三十一进制计数器。,图A 6.21,题6.22用同步十进制计数器芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系。允许附加必要的门电路。74160的功能表与表6.3.4相同。,解:因为要求各位之间是十进制关系,所以需令每一位的74160接成十进制计
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 06 时序 逻辑电路 习题

链接地址:https://www.31ppt.com/p-6105753.html