同步二、十进制计数器.ppt
《同步二、十进制计数器.ppt》由会员分享,可在线阅读,更多相关《同步二、十进制计数器.ppt(30页珍藏版)》请在三一办公上搜索。
1、,-同步二进制计数器-同步十进制计数器,同步计数器的分析,-异步二进制计数器-异步十进制计数器,异步计数器的时序图,同步计数器的分析,异步计数器的时序图,计数器,退出,分类,计数器,计数器,异步计数器,同步计数器,除了二进制、十进制计数器之外的其它进制的计数器,计数器的分类,一、按计数进制分为:二进制、十进制、N进制。,二进制计数器:,按十进制数规律进行计数的电路,当输入计数脉冲到来时,按二进制数规律进行计数的电路,十进制计数器:,N进制计数器:,减法计数器:也称递减计数器,每来一个计数脉冲,计数器 按计数规律减少1。,2、按计数器中触发器翻转时序的异同分为:,同步和异步计数器,同步计数器:构
2、成计数器的所有触发器由统一的时钟脉冲CP控制 各触发器之间状态变化是同时进行的。,异步计数器:构成计数器的各触发器不采用统一的时钟脉冲CP控制,3、按计数增减分为:加法计数器、减法计数器,加法计数器:也称递增计数器,每来一个计数脉冲,计数器 按计数规律增加1。,RIS,Human,BenefitGap,(Governance),数值比较器,(RIS),21C,同步计数器,异步计数器,计数器,同步和异步计数器,二进制计数器,二进制计数器,十进制计数器,十进制计数器,加法计数器,减法计数器,加法计数器,同步二进制加法计数器,同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触
3、发器状态更新。因此不能使用T触发器。由JK触发器组成的4位同步二进制加法计数器,用下降沿触发。,例1 分析下图即加法3位同步加法计数器的工作原理,同步二进制计数器,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,0,0,0,0,1,0,1,0,0,0,0,1,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,1,1,1,0,1,1,1,1,0,1,1,0,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,1,2.列状态转换真值表,将现态看成是输入变量,次态看成是输出函数,与或式(状态方程)真值表(状态转换真值表),3.逻辑功能 八进制计数器,同
4、步二进制减法计数器,同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。因此不能使用T触发器。在同步二进制减法计数器中存在一个向高位借位的问题。,例2 分析下列3位减法计数器的逻辑电路。,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,2.列计数器状态转换真值表,0,1,1,1,0,1,0,1,0,1,1,1,0,1,1,1,1,1,1,1,0,0,0,1,0,0,0,0,1,0,0,1,1,0,0,0,0,0,0,0,0,1,1,0,1,1,0,1,0,0,0,1,0,0,0,0,1,1,1,0,0,1,0,同步十进制加法计数器,
5、同步十进制计数器,例3 分析下列同步十进制加法计数器逻辑电路:,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,2、列真值表:,0,0,0,0,1,0,1,0,0,0,0,0,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,1,1,1,0,1,1,1,0,0,0,0,1,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,0,0,0,1,0,0,0,1,0,1,0,0,0,1,0,0,0,0,0,0,0,0,1,1,0,0,0,1,1,1,1,0,0,0,3.十进制加法计数器时序图:,异步二进制计数器,异步二进制加法计数器,控制触发器的CP
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 同步 十进制 计数器
链接地址:https://www.31ppt.com/p-6105588.html