电工电子技术第11章时序逻辑电路.ppt
《电工电子技术第11章时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《电工电子技术第11章时序逻辑电路.ppt(84页珍藏版)》请在三一办公上搜索。
1、2023/9/13,电工电子技术,电工电子技术基础,2023/9/13,电工电子技术,第11章 时序逻辑电路,学习要点触发器的工作原理及逻辑功能寄存器、计数器的工作原理及构成555定时器的工作原理及其应用数模/模数转换器的组成和工作原理,2023/9/13,电工电子技术,第11章 时序逻辑电路,11.1 双稳态触发器11.2 寄存器11.3 计数器11.4 555定时器11.6 数模和模数转换,2023/9/13,电工电子技术,触发器是构成时序逻辑电路的基本逻辑部件。它有两个稳定的状态:0状态和1状态;在不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。
2、,所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。,11.1 双稳态触发器,2023/9/13,电工电子技术,11.1.1 基本RS触发器,电路组成和逻辑符号,信号输入端,低电平有效。,2023/9/13,电工电子技术,工作原理,1,0,0,1,0 1,0,2023/9/13,电工电子技术,0,1,1,0,1 0,1,2023/9/13,电工电子技术,1,1,1,0,R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状
3、态被触发器存储起来,这体现了触发器具有记忆能力。,1 1,不变,1,0,2023/9/13,电工电子技术,0,0,1,1,0 0,不定,?,2023/9/13,电工电子技术,功能表,2023/9/13,电工电子技术,波形图,反映触发器输入信号取值和状态之间对应关系的图形称为波形图,置1,置0,置1,置1,置1,保持,不允许,2023/9/13,电工电子技术,基本RS触发器的特点,(1)触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。(4)在稳定状态
4、下两个输出端的状态和必须是互补关系,即有约束条件。,在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。,2023/9/13,电工电子技术,11.1.2 同步RS触发器,CP0时,R=S=1,触发器保持原来状态不变。,CP1时,工作情况与基本RS触发器相同。,2023/9/13,电工电子技术,功能表,2023/9/13,电工电子技术,主要特点,波形图,(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不
5、确定的状态。,不变,不变,不变,不变,不变,不变,置1,置0,置1,置0,不变,2023/9/13,电工电子技术,11.1.3 主从JK触发器,工作原理,0,1,2023/9/13,电工电子技术,0,1,2023/9/13,电工电子技术,逻辑功能分析,2023/9/13,电工电子技术,2023/9/13,电工电子技术,2023/9/13,电工电子技术,2023/9/13,电工电子技术,功能表,波形图,2023/9/13,电工电子技术,11.1.4 触发器逻辑功能的转换,在双稳态触发器中,除了RS触发器和JK触发器外,根据电路结构和工作原理的不同,还有众多具有不同逻辑功能的触发器。根据实际需要,
6、可将某种逻辑功能的触发器经过改接或附加一些门电路后,转换为另一种逻辑功能的触发器。,2023/9/13,电工电子技术,JK触发器D触发器,2023/9/13,电工电子技术,JK触发器T触发器,2023/9/13,电工电子技术,JK触发器T触发器,T触发器的逻辑功能:每来一个时钟脉冲翻转一次。,D触发器T触发器,2023/9/13,电工电子技术,在数字电路中,用来存放二进制数据或代码的电路称为寄存器。,寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。,按照功能的不同,可将寄存器分为数码寄存器和移位寄存器两大类。数码
7、寄存器只能并行送入数据,需要时也只能并行输出。移位寄存器中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。,11.2 寄存器,2023/9/13,电工电子技术,11.2.数码寄存器,无论寄存器中原来的内容是什么,只要送数控制时钟脉冲CP上升沿到来,加在并行数据输入端的数据D0D3,就立即被送入进寄存器中,即有:,2023/9/13,电工电子技术,11.2.2 移位寄存器,1、4位右移移位寄存器,并行输出,在存数操作之前,先用RD(负脉冲)将各个触发器清零。当出现第1个移位脉
8、冲时,待存数码的最高位和4个触发器的数码同时右移1位,即待存数码的最高位存入Q0,而寄存器原来所存数码的最高位从Q3输出;出现第2个移位脉冲时,待存数码的次高位和寄存器中的4位数码又同时右移1位。依此类推,在4个移位脉冲作用下,寄存器中的4位数码同时右移4次,待存的4位数码便可存入寄存器。,2023/9/13,电工电子技术,2023/9/13,电工电子技术,2、4位左移移位寄存器,并行输出,2023/9/13,电工电子技术,3、集成双向移位寄存器74LS194,2023/9/13,电工电子技术,由74LS194构成的能自启动的4位环形计数器,波形图,2023/9/13,电工电子技术,11.3
9、计数器,能够记忆输入脉冲个数的电路称为计数器。,计数器,二进制计数器,十进制计数器,N进制计数器,加法计数器,同步计数器,异步计数器,减法计数器,可逆计数器,加法计数器,减法计数器,可逆计数器,二进制计数器,十进制计数器,N进制计数器,2023/9/13,电工电子技术,11.3.1 二进制计数器,1、异步二进制计数器,3位异步二进制加法计数器,由于3个触发器都接成了T触发器,所以最低位触发器F0每来一个时钟脉冲的下降沿(即CP由1变0)时翻转一次,而其他两个触发器都是在其相邻低位触发器的输出端Q由1变0时翻转,即F1在Q0由1变0时翻转,F2在Q1由1变0时翻转。,2023/9/13,电工电子
10、技术,波形图,F0每输入一个时钟脉冲翻转一次。,F1在Q0由1变0时翻转。,F2在Q1由1变0时翻转。,二分频,四分频,八分频,2023/9/13,电工电子技术,从状态表或波形图可以看出,从状态000开始,每来一个计数脉冲,计数器中的数值便加1,输入8个计数脉冲时,就计满归零,所以作为整体,该电路也可称为八进制计数器。由于这种结构计数器的时钟脉冲不是同时加到各触发器的时钟端,而只加至最低位触发器,其他各位触发器则由相邻低位触发器的输出Q来触发翻转,即用低位输出推动相邻高位触发器,3个触发器的状态只能依次翻转,并不同步,这种结构特点的计数器称为异步计数器。异步计数器结构简单,但计数速度较慢。,状
11、态表,2023/9/13,电工电子技术,用上升沿触发的D触发器构成的4位异步二进制加法计数器及其波形图,F0每输入一个时钟脉冲翻转一次。F1在Q0由1变0时翻转,F2在Q1由1变0时翻转,F3在Q2由1变0时翻转。,2023/9/13,电工电子技术,3位异步二进制减法计数器,F0每输入一个时钟脉冲翻转一次,F1在Q0由1变0时翻转,F2在Q1由1变0时翻转。,2023/9/13,电工电子技术,2、同步二进制计数器,3个JK触发器都接成T触发器,2023/9/13,电工电子技术,F0每输入一个时钟脉冲翻转一次,F1在Q0=1时,在下一个CP触发沿到来时翻转。,F2在Q0=Q1=1时,在下一个CP
12、触发沿到来时翻转。,2023/9/13,电工电子技术,11.3.2 十进制计数器,选用4个CP下降沿触发的JK触发器F0、F1、F2、F3。,1、同步十进制加法计数器,F0:每来一个CP计数脉冲翻转一次,。,F2:在Q0 和Q1都为1时,再来一个计数脉冲才翻转,。,F3:在Q0、Q1和Q2都为1时,再来一个CP计数脉冲才翻转,但在第10个脉冲到来时Q3应由1变为0,,F1:在Q0为1时,再来一个CP计数脉冲才翻转,但在Q3为1时不得翻转,、。,2023/9/13,电工电子技术,驱动方程:,2023/9/13,电工电子技术,2、异步十进制加法计数器,2023/9/13,电工电子技术,11.3.3
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子技术 11 时序 逻辑电路
链接地址:https://www.31ppt.com/p-6004025.html