电工技术下教学课件第20章门电路和组合逻辑电路.ppt
《电工技术下教学课件第20章门电路和组合逻辑电路.ppt》由会员分享,可在线阅读,更多相关《电工技术下教学课件第20章门电路和组合逻辑电路.ppt(110页珍藏版)》请在三一办公上搜索。
1、第20章 门电路和组合逻辑电路,20.1 脉冲信号,20.2 基本门电路及其组合,20.5 逻辑代数,20.4 CMOS门电路,20.3 TTL门电路,20.6 组合逻辑电路的分析与综合,20.7 加法器,20.8 编码器,20.9 译码器和数字显示,1.掌握基本门电路的逻辑功能、逻辑符号、真值表和逻辑表达式。了解 TTL门电路、CMOS门电路的特点;,3.会分析和设计简单的组合逻辑电路;,理解加法器、编码器、译码器等常用组合逻辑 电路的工作原理和功能;,5.学会数字集成电路的使用方法。,本章要求:,2.会用逻辑代数的基本运算法则化简逻辑函数;,第20章 门电路和组合逻辑电路,模拟信号:随时间
2、连续变化的信号,20.1 脉冲信号,1.模拟信号,2.脉冲信号 是一种跃变信号,并且持续时间短暂。,如:,脉冲幅度 A,脉冲上升沿 tr,脉冲周期 T,脉冲下降沿 tf,脉冲宽度 tp,脉冲信号的部分参数:,实际的矩形波,20.2 基本门电路及其组合,逻辑门电路是数字电路中最基本的逻辑元件。所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。门电路的输入和输出之间存在一定的逻辑关系(因果关系),所以门电路又称为逻辑门电路。,20.2.1 逻辑门电路的基本概念,基本逻辑关系为“与”、“或”、“非”三种。,下面通过例子说明逻辑电路的概念及“与”、“或”、“非”的意义。,设:开关断开、灯
3、不亮用逻辑“0”表示,开关闭合、灯亮用 逻辑“1”表示。,逻辑表达式:Y=A B,1.“与”逻辑关系,“与”逻辑关系是指当决定某事件的条件全部具备时,该事件才发生。,0,1,0,B,Y,A,状态表,2.“或”逻辑关系,“或”逻辑关系是指当决定某事件的条件之一具备时,该事件就发生。,逻辑表达式:Y=A+B,状态表,1,1,1,0,3.“非”逻辑关系,“非”逻辑关系是否定或相反的意思。,Y,220V,A,+,-,R,由电子电路实现逻辑运算时,它的输入和输出信号都是用电位(或称电平)的高低表示的。高电平和低电平都不是一个固定的数值,而是有一定的变化范围。,门电路是用以实现逻辑关系的电子电路,与前面所
4、讲过的基本逻辑关系相对应。,门电路主要有:与门、或门、非门、与非门、或非门、异或门等。,分立元件基本逻辑门电路,20.2 基本门电路及其组合,电平的高低一般用“1”和“0”两种状态区别,若规定高电平为“1”,低电平为“0”则称为正逻辑。反之则称为负逻辑。若无特殊说明,均采用正逻辑。,1,0,高电平,低电平,1.二极管“与”门电路,(1)电路,(2)工作原理,输入A、B、C全为高电平“1”,输出 Y 为“1”。,输入A、B、C不全为“1”,输出 Y 为“0”。,0V,0V,3V,1.二极管“与”门电路,即:有“0”出“0”,全“1”出“1”,2.二极管“或”门电路,(1)电路,0V,3V,3V,
5、(2)工作原理,输入A、B、C全为低电平“0”,输出 Y 为“0”。,输入A、B、C有一个为“1”,输出 Y 为“1”。,2.二极管“或”门电路,即:有“1”出“1”,全“0”出“0”,3.晶体管“非”门电路,“0”,“1”,(1)电路,“0”,“1”,1.与非门电路,“非”门,基本逻辑门电路的组合,2.或非门电路,基本逻辑门电路的组合,例:根据输入波形画出输出波形,A,B,有“0”出“0”,全“1”出“1”,有“1”出“1”,全“0”出“0”,&,A,3.与或非门电路,基本逻辑门电路的组合,逻辑表达式:,逻辑符号,20.3 TTL门电路,(三极管三极管逻辑门电路),TTL门电路是双极型集成电
6、路,与分立元件相比,具有速度快、可靠性高和微型化等优点,目前分立元件电路已被集成电路替代。下面介绍集成“与非”门电路的工作原理、特性和参数。,20.3.1 TTL“与非”门电路,1.电路,多发射极三极管,(1)输入全为高电平“1”(3.6V)时,2.工作原理,4.3V,T2、T5饱和导通,钳位2.1V,E结反偏,饱和,负载电流(灌电流),输入全高“1”,输出为低“0”,1V,2.工作原理,1V,T2、T5截止,负载电流(拉电流),(2)输入端有任一低电平“0”(0.3V),输入有低“0”输出为高“1”,流过 E结的电流为正向电流,5V,“与非”逻辑关系,“与非”门,74LS00、74LS20管
7、脚排列示意图,(1)电压传输特性:,输出电压 UO与输入电压 Ui的关系。,3.TTL“与非”门特性及参数,电压传输特性,测试电路,C,D,E,(2)TTL“与非”门的参数,电压传输特性,典型值3.6V,2.4V为合格,典型值0.3V,0.4V为合格,输出高电平电压UOH,输出低电平电压UOL,a.输出高电平电压UOH和输出低电平电压UOL,UO/V,Ui/V,指一个“与非”门能带同类门的最大数目,它表示带负载的能力。对于TTL“与非”门 NO 8。,b.扇出系数NO,c.平均传输延迟时间 tpd,tpd1,tpd2,TTL的 tpd 约在 10ns 40ns,此值愈小愈好。,输入波形ui,输
8、出波形uO,当某一输入端接高电平、其余输入端接低电平时,流入该输入端的电流称为输入高电平电流;而当某一输入端接低电平、其余输入端接高电平时,从该输入端流出的电流称为输入低电平电流,d.输入高电平电流IIH和输入低电平电流IIL,20.3.2 三态输出“与非”门,“1”,1.电路,截止,20.3.2 三态输出“与非”门,“0”,1.电路,导通,当控制端为低电平“0”时,输出 Y处于开路状态,也称为高阻状态。,0 高阻,表示任意态,20.3.2 三态输出“与非”门,功能表,可实现用一条总线分时传送几个不同的数据或控制信号。,20.4.1 CMOS 非门电路Complementary Metal O
9、xide Semiconductor,20.4 CMOS门电路,CMOS 管,负载管,驱动管,(互补对称管),A=“1”时,T1导通,T2截止,Y=“0”,A=“0”时,T1截止,T2导通,Y=“1”,T4 与 T3 并联,T1 与 T2 串联;,当 AB 都是高电平时,T1 与 T2 同时导通,T4 与 T3 同时截止;输出 Y 为低电平。,当AB中有一个是低电平时,T1与T2中有一个截止,T4与T3中有一个导通,输出Y 为高电平。,20.4.2 CMOS与非门电路,1.电路,2.工作原理,当 AB 中有一个是高电平时,T1 与 T2 中有一个导通,T4 与 T3 中有一个截止,输出 Y 为
10、低电平。,当AB都是低电平时,T1 与 T2 同时截止,T4 与 T3 同时导通;输出 Y 为高电平。,20.4.3 CMOS或非门电路,1.电路,2.工作原理,CMOS电路优点,(1)静态功耗低(每门只有0.01mW,TTL每门10mW),(2)抗干扰能力强,(3)扇出系数大,(4)允许电源电压范围宽(3 18V),(1)速度快,(2)抗干扰能力强,(3)带负载能力强,20.5 逻辑代数,逻辑代数(又称布尔代数),它是分析设计逻辑电路的数学工具。虽然它和普通代数一样也用字母表示变量,但变量的取值只有“0”,“1”两种,分别称为逻辑“0”和逻辑“1”。这里“0”和“1”并不表示数量的大小,而是
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 技术 教学 课件 20 章门 电路 组合 逻辑电路
链接地址:https://www.31ppt.com/p-6003992.html