数字电路与逻辑设计(周洪敏)第6章.ppt
《数字电路与逻辑设计(周洪敏)第6章.ppt》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计(周洪敏)第6章.ppt(36页珍藏版)》请在三一办公上搜索。
1、1,一般时序电路的分析和设计,2,时序电路的分析步骤,(1)电路分析:根据电路结构,确定是同步还是异步电路,是Moore型,还是Mealy型;确定输入信号和输出信号,哪些部分是组合逻辑电路,哪些部分是存储电路。,(2)列方程:列各触发器激励方程列各触发器状态方程(包括CP)列电路输出方程,(3)作状态转移表(图),波形图。,(4)分析逻辑功能。,3,解:1)电路分析:Mealy型电路,同步时序电路,输入:X,输出Z。,例1:分析下图所示电路。,4,a、激励方程:J1=X,K1=XQ2n。J2=XQ1n,K2=X。,2)列方程:,b、状态方程:Q1n+1=XQ1n+XQ2nQ1n.CP Q2n+
2、1=XQ1nQ2n+XQ2n.CPc、输出方程:Z=XQ1nQ2n,5,(3)列状态转移表,b、状态方程:Q1n+1=XQ1n+XQ2nQ1n.CP Q2n+1=XQ1nQ2n+XQ2n.CP,c、输出方程:Z=XQ1nQ2n,6,表6.2.3(b)例6.2.2电路的状态转移表,7,状态转移图,Q2Q1,X/Z,0/0,0/0,0/0,1/0,1/0,1/0,0/0,1/1,8,4)分析逻辑功能:Mealy型电路。在任何状态下,一旦X出现0,则电路回到初始状态A,且输出Z为0。当X连续出现四个及四个以上的“1”,输出Z则为1,可以看出,该电路是一个连续四个以上1的检测电路。,9,例2:分析下图
3、所示电路。,10,解:1)分析电路结构:该电路是由七个与非门及一个JKFF组成,且CP下降沿触发,属于米勒电路,输入信号X1,X2,输出信号Z。2)求触发器激励函数:J=X1X2,K=X1X2触发器次态方程:Qn+1=X1X2Qn+X1X2Qn=X1X2Qn+(X1+X2)Qn电路输出方程:Z=X1X2Qn+X1X2Qn+X1X2Qn+X1X2Qn,11,3)状态转移表:,4)逻辑功能:实现串行二进制加法运算。X1X2为被加数和加数,Qn为低位来的进位,Qn+1表示向高位的进位,Z为计算结果。,12,例如:X1=110110,X2=110100,则运算如下表所示:,13,同步时序电路的设计,设
4、计步骤:(1)根据功能要求,确定输入输出信号,建立原始状态转移表。最为关键重要的一步,不易掌握。初次建立的状态转移表往往不是最简的,因此称为原始状态表。(2)化简状态表原始状态表往往存在多余的状态或重复的状态,若状态越多,则电路越复杂,必须对其进行化简。,14,(3)进行状态编码(4)选定触发器,根据状态转移表设计各触发器的激励函数和输出函数。(5)画电路图。,15,建立原始状态表,例1:设计一个同步序列电路对输入序列进行检测,当出现01011时,输出为1,否则输出为0。,解:输入:X,输出:Z。,16,A:起始状态,准备检测。,B:电路收到一个0;,C:电路连续收到01;,D:电路连续收到0
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 周洪敏
链接地址:https://www.31ppt.com/p-5984789.html