数字电子技术第六章习题课.ppt
《数字电子技术第六章习题课.ppt》由会员分享,可在线阅读,更多相关《数字电子技术第六章习题课.ppt(22页珍藏版)》请在三一办公上搜索。
1、数字电子技术基础习题课教学课件,电子与信息工程学院电子信息工程教研室,辽宁工业大学,2,第6章、时序逻辑电路,一、本章内容:时序逻辑电路的结构和特点;时序逻辑电路的分析方法;寄存器的工作原理及应用;同步计数器和异步计数器的工作原理;集成计数器构成任意进制计数器;时序逻辑电路的设计方法。,二、本章要求:1.掌握时序逻辑电路的分析方法和设计方法。2.熟悉寄存器的工作原理、逻辑功能。3.了解二进制、十进制计数器的工作原理、逻辑功能。4.熟悉常用中规模集成计数器的结构特点及逻辑功能,能熟练应用集成计数器构成任意进制计数器。,3,第6章、时序逻辑电路,例1.同步时序电路分析:试分析如下电路的逻辑功能。,
2、解:1.写出各逻辑方程:驱动方程:J0=K0=1,J1=K1=,将驱动方程代入JK触发器的特性方程,得次态方程:,输出方程:,2.列出状态表如表所示。,4,3.画出状态图及波形图如图所示。,4.逻辑功能分析由状态图可以很清楚地看出电路状态转换规律及相应输入、输出关系:该电路一共有4个状态00、01、10、11。当X=0时,按照加1规律从0001101100循环变化,并每当转换为11状态(最大数)时,输出Z=1。当X=1时,按照减1规律从1110010011循环变化。所以该电路是一个可控的四进制计数器,其中Z是进位信号输出端。,5,例2异步时序逻辑电路分析:分析图示电路。,解:1.驱动方程:,2
3、.各触发器的状态方程:,第6章、时序逻辑电路,6,3.画出状态图及波形图如图所示。,4.逻辑功能分析,此电路是一个模5异步计数器。从波形图中表面上看与同步计数器相同,实际上各触发器并不是同时翻转的。例如来第二个时钟脉冲CP的下降沿,触发器0先由10,然后由于Q的下跳变使触发器1由01;第四个时钟脉冲CP的下降沿,使触发器0先由10,亦是由于Q的下降沿使触发器1由10。,7,第6章、时序逻辑电路,例3 试分析图示电路,画出它的状态图,说明它是几进制计数器。,解:74161是异步清零、同步置数,模16计数器。其中RD是异步清零端,LD是同步预置数控制端,两者均是低电平有效,D3、D2、D1、D0是
4、预置数据输入端,EP和ET是计数使能端,计数时EP、ET均应置于高电平,RCO是进位输出端,CP是计数脉冲输入端。EP=ET=1,保证正常计数,RD=1说明清零无效,D3D2D1D0=Q3Q211,Q1控制LD。此电路工作过程如下:设0000为初始状态,则D3D2D1D0=0011,LD0,这意味着在第一个脉冲作用下,要置数,使Q3Q2Q1Q0=0011;当Q3Q2Q1Q0=0011时,则LD1,这意味着在第二个脉冲作用下,要计数,而置数无效,使Q3Q2Q1Q0=0100;就这样逐次分析各个状态,并画出对应的状态转换图,如图所示。可见它是八进制计数器。,8,第6章、时序逻辑电路,题6.3分析图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 第六 习题
链接地址:https://www.31ppt.com/p-5984755.html