实验二、1简单并行接口.ppt
《实验二、1简单并行接口.ppt》由会员分享,可在线阅读,更多相关《实验二、1简单并行接口.ppt(38页珍藏版)》请在三一办公上搜索。
1、实验二、简单并行接口,一、实验目的 掌握简单并行接口的工作原理及使用方法,,并进一步熟悉汇编编程。,二、实验设备,实验箱一个接口卡一块50线扁平电缆一根自锁紧导线,实验箱,总线插座及总线插孔,74LS244,8251A,ADC0809,DAC0832,8253,8255A,逻辑电平开关与LED显示电路,实验箱,接口卡,50线扁平电缆,自锁紧导线,三、实验原理,并行接口中各位数据都是并行传送的。它以字节(或字)为单位与输入输出设备或被控对象进行信息交换。并行接口能从CPU或I/O设备接收数据,然后再发送出去。因此,在信息传送过程中,并行接口起着锁存或缓冲的作用。并行接口分为不可编程并行接口和可编
2、程并行接口。不可编程并行接口(如:8212),是单一的工作方式,其工作方式及功能只由硬件连接来控制;而可编程并行接口(如:8255),是多工作方式,其工作方式及功能可由软件来控制。,并行接口包括不可编程并行接口(8212)及可编程并行接口(8255)都具有以下功能和硬件支持:有两个以上具有锁存器或缓冲器的数据交换端口(包括端口信号)和控制电路。也就是基本的简单并行接口电路。本节实验介绍这种简单并行接口工作原理及使用方法。简单并行输出接口中的锁存器由8个D型触发器组成用于锁存CPU送来的8位数据。(实验中74LS273为八D触发器)简单并行输入接口中的缓冲器由8个三态门组成用于将数据缓冲后输入到
3、CPU。(实验中74LS244为八缓冲器),四、实验电路图,并行输出接口电路图,并行输入接口电路图,下一页,电路图中:八D触发器74LS273在通用插座A上,8个D输入端分别接收数据总线D0-D7,8个Q输出端接LED显示电路L0-L7;74LS32用实验台上的“或门”。锁存器的时钟脉冲CP(CLK)由或门(74LS32)提供,当CLK脉冲到来时,便把数据输入线(D0D7)信号锁存到D,触发器中,即Qi=Di;当CLK脉冲过后,Q端状态一直保持,锁存器可由CLR清除。,五、实验步骤,2.编程内容,编程从键盘输入一个字符或数字,将其ASCII码通过这个输出接口输出,根据8个发光二极管发光情况验证
4、正确性。用逻辑电平预置某个字母的ASCII码,编程输入这个ASCII码,并将其对应字母在屏幕上显示出来。,连线,(图1、,图2),下页,电路图中:八缓冲器74LS244在通用插座B上,8个数据输入端iAi分别接逻辑电平开关输出端K0-K7,8个数据输出端iYi分别接数据总线D0-D7;74LS32用实验台上的“或门”。八缓冲器工作由启动信号(G1/G2)决定,且启动信号由或门(74LS32)提供。当启动信号有效时将iAi,数据缓冲后从iYi输入到数据总线D0-D7;无效时,三态门关闭呈高阻态。,六、编程提示:,上述并行输出接口的地址为2A8H,并行输入接口地址为2A0H.,通过上述并行接口电路
5、输出数据需要3条指令:MOV AL,数据 MOV DX,2A8H OUT DX,AL通过上述并行接口电路输入数据需要2条指令:MOV DX,2A0H IN AL,DX,并行输出接口(273)流程图,并行输入接口(244)流程图,七、流程图,cmp al,27;判断是否为ESC键je exit;若是则退出mov dx,2a8h;若不是,;从2A8H输出其ASCII码out dx,aljmp start;转start,判断部分,code segment assume cs:codestart:code endsend,mov ah,2;回车符mov dl,0dhint 21hmov ah,1;等待
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 简单 并行 接口

链接地址:https://www.31ppt.com/p-5961438.html