《嵌入式设计技术的工程方法》第3章(续1)典型外设.ppt
《《嵌入式设计技术的工程方法》第3章(续1)典型外设.ppt》由会员分享,可在线阅读,更多相关《《嵌入式设计技术的工程方法》第3章(续1)典型外设.ppt(56页珍藏版)》请在三一办公上搜索。
1、,第四节 典型 Nios II 外围设备简介,4.1 并行输入输出(PIO),PIO Core是一个可配置的Avalon从外设,提供Avalon从端口和通用I/O端口之间的寄存器映射接口。,Avalon主外设(Nios II)通过读/写PIO的寄存器来控制I/O端口的行为。,每一个PIO最多可提供32个I/O端口,I/O端口可配置成输入、输出和三态方式。配置成输入模式时,可用来检测电平事件和边沿事件,并可申请一个中断。,在一个SOPC系统中,可添加一个或多个PIO Core。,PIO Core的配置在SOPC Builder提供的配置界面中完成。,PIO Core 常用于:配置成输出方式,控制
2、 LED;配置成输入方式,从开关或键盘采集数据;配置成输入方式,检测外部事件,申请一个中断;配置成双向方式,控制LCD显示设备;配置并且与(FPGA)片外逻辑器件通信。,LCD,PIO Core的寄存器,根据PIO配置情况,该寄存器可能不存在,此时的读操作返回不确定值,写无效。写操作,将该寄存器清零。,数据(data)寄存器,数据寄存器的读写硬件逻辑是独立的。虽然只有一个偏移地址,但读写操作是针对两个独立寄存器进行的。,即:读取数据寄存器时,不会返回先前写入的值。,读取数据寄存器将返回输入端口的值。如果PIO配置成只输出方式,读操作将返回不确定值。,写数据寄存器意味着将数据送往输出端口。如果P
3、IO配置成只输入方式,写操作无效。如果PIO配置成双向模式,仅送往方向寄存器为1(输出)对应的输出端口。,方向(direction)寄存器,仅当PIO配置成双向模式时,该寄存器才存在。其它模式下,读操作返回不确定值,写无效。,在双向模式下,方向寄存器控制每个双向I/O端口的数据方向,该寄存器第n位为1时,对应的I/O端口用作输出;该寄存器第n位为0时,对应的I/O端口用作输入。,系统复位时,方向寄存器清零,I/O端口均为输入。如果I/O端口被连接到FPGA器件引脚上,将呈现高阻状态。,中断屏蔽(interruptmask)寄存器,该寄存器只有在硬件配置为输入模式且“Generate IRQ”时
4、才存在。,当该寄存器的第n位置1时,允许对应输入端口中断;置0时,禁止对应输入端口中断。,复位后,该寄存器清零,禁止所有输入端口的中断。,每个PIO Core只有一个中断请求IRQ信号,主外设可以读data寄存器或edgecapture寄存器,进一步判断产生中断的输入端口。,沿捕获(edgecapture)寄存器,当硬件配置有边沿捕获功能时,该寄存器才存在。,当检测到输入端口上的边沿事件(上升沿、下降沿或二者兼有,配置时确定)时,该寄存器的对应位置 1。,对该寄存器的写操作,意味着清全零。,PIO的中断操作,当硬件配置为电平触发中断,只要输入端口出现高电平并且中断使能(即data和interr
5、uptmask对应位均为1),就申请一个中断。,当硬件配置为沿触发中断,只要 edgecapture 和interruptmask 对应位均为1,就申请一个中断。,PIO的IRQ一直保持有效,直到被响应后,主设备发出禁止中断的操作:interruptmask相应位清零或对edgecapture写操作。,主设备的中断服务程序应进一步判断中断源。,SOPC Builder 中 PIO Core 配置选项,Basic Settings标签,设定PIO的端口数量(位宽)132位,设定I/O端口的方向,有四种选择:,PIO配置成输入输出且支持中断,中断屏蔽,边沿捕获,32路输入,32路输出,地址数据控制
6、IRQ,Avalon从端口信号,方向控制,32路,地址数据控制,Avalon从端口信号,PIO配置成双向端口,不支持中断,Input Options 标签,仅当配置中有输入端口时,此标签可用。,在此标签中可选择设定边沿事件类型:上升沿、下降沿、上升沿或下降沿,在此标签中还可选择设定是否支持中断:电平型只要输入为高电平且中断使能,则产生 IRQ。若希望低电平时中断,则应在输入端加“非门”。边沿型只要edgecapture不为零且中断使能,则产生 IRQ。,软件编程,PIO Core提供头文件 altera_avalon_pio_regs.h,这个文件中定义了PIO Core的寄存器映射并提供硬件
7、设备访问宏定义。,例如:读数据寄存器button=IORD_ALTERA_AVALON_PIO_DATA(LED_PIO_BASE);,例如:写数据寄存器IOWR_ALTERA_AVALON_PIO_DATA(LED_PIO_BASE,DATA);,4.2 通用异步收发器(UART),实现SOPC系统与外部器件之间的符号流通信。UART核实现了RS-232协议。用户可配置选择波特率、校验位、停止位、数据位以及RTS/CTS控制信号。Avalon主外设通过读/写寄存器,与UART核通讯。,RS-232接口,UART内核实现RS-232协议的异步发送和接收,通过TXD发送串行数据,通过RXD接收串
8、行数据。,由于大部分FPGA器件的I/O引脚为TTL或CMOS电平,不符合RS-232电平要求,因此需要一个电平转换电路。,发送逻辑,UART的发送器由7/8/9位发送数据寄存器、7/8/9位发送移位寄存器以及相应控制逻辑组成。,Avalon主设备将数据写入发送数据寄存器,发送逻辑自动将发送数据寄存器内容装入发送移位寄存器,并从最低位开始通过TXD移出。,发送逻辑根据RS-232规范,在串行数据流中自动插入正确的起始位、校验位和停止位。,发送数据寄存器和发送移位寄存器提供双重缓冲。主设备可在前一个字符正在移出时,将新数据写入发送数据寄存器。,主设备可通过状态寄存器中的发送准备好(TRDY)位、
9、发送移位寄存器空(TMT)位和发送溢出错误(TOE)位监视发送器的工作。,接收逻辑,UART的接收器由7/8/9位接收移位寄存器、7/8/9位接收数据寄存器以及相应控制逻辑组成。,接收逻辑将RXD上的串行数据移入接收移位寄存器,每当新字符完全接收后,自动装入接收数据寄存器,并准备接收下一个字符。,主设备从接收数据寄存器中获取接收到的字符。并可通过状态寄存器中接收准备好(RRDY)、接收溢出错误(ROE)、间断检测(BRK)、校验错误(PE)和帧错误(FE)监视接收器的工作。,接收逻辑根据RS-232规范,在串行数据流中自动检测正确的起始位、校验位和停止位。并检查接收中的4种异常,设置状态寄存器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 嵌入式设计技术的工程方法 嵌入式 设计 技术 工程 方法 典型 外设
链接地址:https://www.31ppt.com/p-5898042.html