项目二组合逻辑电路.ppt
《项目二组合逻辑电路.ppt》由会员分享,可在线阅读,更多相关《项目二组合逻辑电路.ppt(86页珍藏版)》请在三一办公上搜索。
1、数字电路技术基础,LUOWEIHttp/:,任务五 译码器的功能测试,译码是编码的逆过程,所以,译码器的逻辑功能就是还原输入逻辑信号的逻辑原意,即把编码的特定含义“翻译”过来。按功能,译码器有两大类:通用译码器和显示译码器。这里通用译码器是指将输入n位二进制码还原成2n个输出信号,或将一位BCD码还原为10个输出信号的译码器,称为二线四线译码器,三线八线译码器,四线十线译码器等。集成三线八线译码器74LS138除了3线到8线的基本译码输入输出端外,为便于扩展成更多位的译码电路和实现数据分配功能,74LS138还 有三个输入使能端G1、G2A、G2B,74LS138真值表和管脚排列图分别见表2-
2、22和图2-40(a)。图2-40(b)所示符号图中,输入输出低电平有效用极性指示符表示,同时极性指示符又标明了信号方向。74LS138的三个输入使能(又称选通ST)信号之间是与逻辑关系,G1高电平有效,G2A、G2B低电平有效。只有在所有使能端都为有效电平(G1 G2A、G2B=100)时,74LS138才对输入进行译码,相应输出端为低电平,即输出信号为低电平有效。在G1 G2A、G2B100时,译码器停止译码,输出无效电平(高电平)。,3线/8线译码器74LS138(a)管脚排列图(b)符号图,74LS138真值表,集成译码器通过给使能端施加恰当的控制信号,就可以扩展其输入位数。以下用74
3、LS138为例,说明集成译码器扩展应用的方法。图2-41中,用两片74138实现4线/16线的译码器。,二十进制译码器,74LS42是二十进制译码器,输入为8421BCD 码,有10个输出,又叫4线10线译码器,输出低电平有效。74LS42逻辑符号图如图2-42所示,功能表如表2-23所示。,74LS42逻辑符号图,74LS42真值表,显示译码器,显示译码器是将输入二进制码转换成显示器件所需要的驱动信号,数字电路中,较多地采用七段字符显示器。目前,常用字符显示器有发光二极管LED字符显示器和液态晶体LCD字符显示器。,火柴棒摆放数字图形,与火柴棒摆放的数字图形相似,七段数码显示器(又称七段数码
4、管或七段字符显示器)就是由七段能够独立发光直线段排列成日字形来显示数字的。常见的七段半导体数码管(又称LED数码管)是由七段发光二极管按图2-48所示的结构拼合而成。图2-49是半导体数码管的外形图和等效电路。半导体数码管有共阳极型和共阴极两种类型。图2-49(b)中,共阳极型中各发光二极管阳极连接在一起,接高电平,ag和DP各引脚中任一脚为低电平时相应的发光段发光;共阴极型号中各发光二极管的阴极连接在一起,接低电平,ag和DP各引脚中任一脚为高电平时相应的发光段发光(DP为小数点)。一个LED数码管可用来显示一位09十进制数和一个小数点。小型数码管(0.5寸和0.36寸)每段发光二极管的正向
5、压降,随显示光(通常为红、绿、黄、橙色)的颜色不同略有差别,通常约为22.5V,每个发光二极管的点亮电流在510mA。,(a)外观图(b)等效电路图2-49半导体数码管,半导体数码管的优点是工作电压较低(1.53V)、体积小、寿命长、工作可靠性高、响应速度快、亮度高,字形清晰。半导体数码管适合于与集成电路直接配用,在微型计算机、数字化仪表和数字钟等电路中应用十分广泛。半导体数码管的主要缺点是工作电流大,每个字段的工作电流约为10mA左右。,七段显示组合与数字对照表,日常生活中我们使用的是十进制数,而在数字电路中所使用的都是二进制数,因此就必须用二进制数码来表示十进制数,这种方法称为二十进制编码
6、,简称BCD码。七段数码显示器是用ag这七个发光线段组合来构成十个十进制数的。为此,就需要使用显示译码器将BCD代码(二十进制编码)译成数码管所需要的七段代码(abcdefg),以便使数码管用十进制数字显示出BCD代码所表示的数值。显示译码器,是将BCD码译成驱动七段数码管所需代码的译码器。显示译码器型号有74LS47(共阳),74LS48(共阴),CC4511(共阴)等多种类型。集成显示译码器有多种型号,有TTL集成显示译码器,也有CMOS集成显示译码器;有高电平输出有效的,也有低电平输出有效的;有推挽输出结构的,也有集电极开路输出结构;有带输入锁存的,有带计数器的集成显示译码器。就7段显示
7、译码器而言,它们的功能大同小异,主要区别在于输出有效电平。7段显示译码器74LS48是输出高电平有效的译码器,其逻辑符号图如图2-52所示,真值表如表2-25所示。,7段显示译码器74LS48真值表,74LS48除了有实现7段显示译码器基本功能的输入(DCBA)和输出(YaYg)端外,74LS48还引入了灯测试输入端()和动态灭零输入端(),以及既有输入功能又有输出功能的消隐输入/动态灭零输出()端。,/,74LS48 逻辑符号图,显示译码器与数码管的连接方法1显示译码器与数码管的选用输出低电平有效的显示译码器应与共阳极数字显示器配合使用。输出高电平有效的显示译码器应与共阴极数字显示器配合使用
8、。2显示译码器与数码管的连接下面举例说明:74LS47和74LS48为显示译码器。74LS47输出低电平有效,74LS48输出高电平有效。74LS47的典型使用电路如图2-53所示,电阻RP为限流电阻,RP的具体阻值视数码管的电流大小而定。,共阳数码管与解码,74LS48译码器的典型使用电路如图2-54所示。共阴数码管的译码电路74LS48内部有上拉电阻,故后接数码管时不需外接上拉电阻。由于数码管的点亮电流在510mA,所以一般都要外接限流电阻保护数码管。,74LS48译码器的典型使用电路,CC4511是输出高电平有效的CMOS显示译码器,其输入为8421BCD码,图2-60和表2-26分别为
9、4511的外引线排列图及其逻辑菜单。,A、B、C、DBCD码输入端。a、b、c、d、e、f、g解码输出端,输出“1”有效,用来驱动共阴极LED数码管。,测试输入端,,“0”时,解码输出全为“1”。,消隐输入端,“0”时,解码输出全为“0”。,LE锁定端,LE“1”时译码器处于锁定(保持)状态,译码输出保持在LE0时的数值;当LE0时为正常解码。,表2-1-3为CC4511的逻辑菜单。CC4511内接有上拉电阻,故只需在输出端与数码管笔段之间串入限流电阻即可工作。译码器还有拒伪码功能,当输入码超过1001时,输出全为“0”,数码管熄灭。,CC4511逻辑菜单,说明:分段显示译码器与译码器有着本质
10、的区别。严格地讲,把这种电路叫代码变换器更加确切些。但习惯上都把它叫做显示译码器。CC4511常用于驱动共阴极LED数码管,工作时一定要加限流电阻。由CC4511组成的基本数字显示电路如图2-57所示。图中BS205为共阴极LED数码管,电阻R用于限制CC4511的输出电流大小,它决定LED的工作电流大小,从而调节LED的发光亮度,R值由下式决定:,式中UOH为CC4511输出高电平(VDD),UD为LED的正向工作电压(1.52.5V),ID为LED的笔划电流(约510mA)。试计算出图2-61中R的大小。,由CC4511组成的基本数字显示电路,液晶显示器,液晶显示器液晶显示器简称(LCD)
11、是一种平板薄型显示器,液晶是一种既具有液体的流动性又具有光学特性的有机化合物。它的透明度和呈现的颜色受外加电场的影响,利用这一特点便可作成字符显示器。在没有外加电场的情况下,液晶分子按一定取向整齐地排列着,如图2-68所示。这时液晶为透明状态,射入的光线大部分由反射电极反射回来,显示器呈白色。在电极上加上电压以后,液晶分子因电离而产生正离子,这些正离子在电场作用下运动并撞碰其它液晶分子,破坏了液晶分子的整齐排列,使液晶呈现混浊状态。这时射入的光线散射后仅有少量反射回来,故显示器呈暗灰色。这种现象称为动态散射效应。外加电场消失以后,液晶又恢复到整齐排列的状态。如果将七段透明的电极排列成8字形,那
12、么只要选择不同的电极组合并加以正电压,便能显示出各种字符来。,(a)未加电场时(b)加电场以后(c)符号图2-68液晶显示器的结构及符号,液晶显示器的最大优点是功耗极小,每平方厘米的功耗在1W以下。它的工作电压也很低,在1V以下仍能工作。因此,液晶显示器在电子表以及各种小型、便携式仪器、仪表中得到了广泛的应用。但是,由于它本身不会发光,仅仅靠反射外界光线显示字形,所以亮度很差。此外,它的响应速度较低(在10200ms范围),这就限制了它在快速系统中的应用。,任务六 八路抢答器的制作,抢答器是竞赛问答中一种常用的必备装置。本课题介绍一款采用CD4511数字集成电路制成的数字显示四路抢答器,它利用
13、数字集成电路的锁存特性,实现优先抢答和数字显示功能,要求如下:1设计一个可供8名选手参加比赛的4路数字显示抢答器。他们的编号分别为“1”、“2”、“3”、“4”“5”、“6”、“7”、“8”各用一个抢答按钮,编号与参赛者的号码一一对应。2抢答器具有数据锁存功能,并将锁存的资料用LED数码管显示出抢答成功者的号码。3抢答器对抢答选手动作的先后有很强的分辨能力,即使他们的动作仅相差几毫秒,也能分辨出抢答者的先后来。即不显示后动作的选手编号。4主持人具有手动控制开关,可以手动清零复位,为下一轮抢答做准备。,一、抢答器的组成,抢答器的一般组成框图如图2-69所示。它主要由开关数组电路、编码器、具有琐存
14、功能的7段显示译码器、数码显示器等几部分组成。下面逐一给予介绍。,抢答器的组成框图,(1)开关数组电路该电路由多路开关所组成,每一竞赛者与一组开关相对应。开关应为常开型,当按下开关时,开关闭合;当松开开关时,开关自动弹出断开。(2)编码器编码器的作用是将某一开关信息转化为相应的8421BCD码,以提供数字显示电路所需要的编码输入。(3)具有琐存功能的7段显示译码器译码驱动电路将编码器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。同时它带有琐存功能,当接受的一个编码后将会自动琐存该编码。(5)数码显示器数码管通常用发光二极管(LED)数码管和液晶(
15、LCD)数码管。本设计提供的为LED数码管。,(1)抢答器开关及编码电路,如图2-71所示。每路都有一个抢答按纽开关,并对应有VD1VD12中的编码,例如,第三路开关SB3按下时,通过2只二极管,加到CD4511的BCD码输入端为“0011”。如果按下某一路抢答开关,电路不显示或显示错误,只要检查与之相对应的那组二极管,看是否接反或损坏。,抢答器开关及编码电路,(2)抢答器锁存控制电路,如图2-72所示。由VT、VD13、VD14及电阻器R7、R8组成。当抢答器按钮开关都没有按下时,则于BCD码输入端都有接地的电阻,所以BCD码输入端为“0000”输出端d为高电平,输出端g为低电平。通过对09
16、这10个数的分析我们可以看出只有在数字“0”时,d端为高电平,同时g端为低电平。此时通过锁存控制电路使CD4511第5脚上的电压为低电平。这种状态下的CD4511没有锁存,允许BCD码输入。当SB1SB8中的任意一个开关按下时,输出端d为低电平,或输出端g为高电平。这两种状态必有一个存在,或都存在。这时CD4511的第5脚为高电平。例如,SB1首先按下,那输出端d为低电平,三极管VT基极为低电平,集电极为高电平,通过二极管VD13使CD4511第5脚为高电平,这样CD4511中的数据受到锁存,使后边再从BCD码输入端送来的数据不再显示。而只显示第一个由SB1送来的信号,即“1”。又如SB5首先
17、被按下,这时立即显示“5”,同时由于输出端为高电平,通过二极管VD14使CD4511第5脚为高电平,电路受到锁存,封锁了后边接着而来的其他信号。电路锁存后,抢答器按纽均失去作用。,抢答器锁存控制电路,译码驱动及显示电路,(3)译码驱动及显示电路,如图2-73所示。CD4511是输出高电平有效的现实译码器,因而LED显示应选共阴极的数码显示。且由于LED的电流较小,因此在数码显示器前必须加限流电阻。,解锁电路,(4)解锁电路,如图2-74所示。当触发锁存电路被锁存后,若要进行一下轮的重新抢答,则只需要按下复位开关SB9,清除锁存器内的数值,使数字显示熄灭以下,然后恢复为“0”状态,CD4511的
18、第5脚为低电平为了进行下一轮工作,这时SB1SB8均应在开路状态,不能闭合。,其它组合逻辑电路如半加器和全加器。,一、半加器1所谓半加,就是只求本位的和,暂不管低位送来的进位数,即:A+B半加和。0+0=00+1=11+0=11+1=10,半加器真值表,2由此得出半加器的真值表:其中,A和B是相加的两个数,S是半加和数,C是进位数。3由真值表可写出逻辑式:,4由逻辑式就可画出逻辑图,如图2-80所示,由一个“异或”门和一个“与”门组成部分。,半加器逻辑图及其逻辑符号,全加器,1当多位数相加时,半加器可用于最低位求和,并给出进位数。第二位的相加有两个待加数Ai和Bi,还有一个来自后面低位送来的进
19、位数Ci-1。这三个数相加,得出本位和数(全加和数)Si和进位数Ci。,全加器的真值表见表2-29。,全加器的逻辑图和图形符号,数据选择器,假如有多路信息需要通过一条线路传输或多路信息需要逐个处理,这时就要有一个电路,它能选择某个信息而排斥其它信息,这就称作数据选择。如4选1数据选择器能够实现从多路数据中选择一路进行传输的电路称为数据选择器。如图2-82和图2-83所示,4选1数据选择器是从四路数据中,选择一路进行传输。为达到此目的,必须由两个选择变量进行控制,A0和A1即为两个选择输入端,D0D3为四个数据输入端,Y为输出端。在实际电路中加有使能端(又称选通端),只有时,才允许有数据输出,否
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 项目 组合 逻辑电路
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-5889345.html