大规模数字集成电路设计第三章构造体的三种描述方式.ppt
《大规模数字集成电路设计第三章构造体的三种描述方式.ppt》由会员分享,可在线阅读,更多相关《大规模数字集成电路设计第三章构造体的三种描述方式.ppt(18页珍藏版)》请在三一办公上搜索。
1、大规模数字集成电路设计第三章构造体的三种描述方式,本章要点,进一步认识构造体在VHDL中的作用。构造体的三种描述方式:行为描述RTL描述结构描述深入理解三种描述各自的特点。,3.1综合(Synthesis),逻辑综合(Logic Synthesis),是EDA设计一个重要内容,它是一个把高层次的与工艺无关的描述转换为一个低层次的与特定工艺相关的逻辑电路的过程。,c=a+b;z=x*y;t=c+x;out=t+u;(a)描述,3.2 VHDL 构造体的描述方式,行为(Behavioral)描述方式(一般不可综合)寄存器传输(RTL)或数据流(Data-Flow)描述方式(可综合)结构化(Stru
2、ctural)描述方式(可综合)多层次的设计 直接用门电路单元搭建,3.2.1 行为(Behavioral)描述方式,基于系统数学模型或系统工作原理 抽象程度高,不一定能进行逻辑综合 在复杂的或新的电子系统设计中,作为验证设计思想的有效手段,3.2.1 行为(Behavioral)描述方式【例3-1】一个五端口电路如图3-2所示。我们希望它具有如表3-1所示的功能,问如何通过行为级描述来得到它的输入输出波形。x sum y cin cout 图3-2 五端口电路,3.2.1 行为(Behavioral)描述方式,输出信号sum和cout的值与输入信号中“1”的数目有关,表3-1逻辑功能表,EN
3、TITY five_ports_circuit IS PORT(x,y,cin:IN BIT;sum,cout:OUT BIT);END five_ports_circuit;ARCHITECTOR behavioral_view OF five_ports_circuit IS BEGIN PROCESS VARIABLE n:INTEGER;CONSTANT sum_vector:BIT_VECTOR(0 TO 3):=“0101”;CONSTANT carry_vector:BIT_VECTOR(0 TO 3):=“0011”;BEGIN WAIT ON x,y,cin;n:=0;IF
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 大规模 数字 集成电路设计 第三 构造 描述 方式

链接地址:https://www.31ppt.com/p-5827391.html