与单片机有关的硬件基本知识long.ppt
《与单片机有关的硬件基本知识long.ppt》由会员分享,可在线阅读,更多相关《与单片机有关的硬件基本知识long.ppt(76页珍藏版)》请在三一办公上搜索。
1、与单片机有关的硬件基本知识,1、单片机硬件的基本术语2、时序逻辑电路的基本概念,祝同学们身体健康!学业有成!,单片机硬件的基本术语,1、寄存器/暂存器/锁存器/缓冲器/驱动器/移位器/译码器/指令译码器/微操作/2、寄存器的位/位地址/单元/单元地址/地址区/数据线/地址线/选通/寻址/数据指针/程序指针/片内/片外/原理图的宽箭头、单线箭头/总线、单向(双向)/3、晶振/振荡器/时钟/电平/脉冲/时序、时序图/时序图波形的含义/波形名称的写法/4、接口/I/O/并行(口)/串行(口)/全双工(半双工、单工)/波特率/5、上拉电阻/漏极开路/中断的断点/复位/,时序逻辑电路的结构及特点 时序逻
2、辑电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。它是由组合门电路和记忆元件(或反馈支路)共同构成的。时序电路的特点:(1)含有具有记忆元件(最常用的是触发器)(2)具有反馈通道。常见的时序逻辑电路有计数器、寄存器和序列信号发生器等。,时序逻辑电路的基本概念,时序逻辑电路框图,组合逻辑电路,逻辑式:F=A+B,逻辑式:,逻辑式:,非门,或门,与非门,脉冲宽度tP-前后沿之间的时间间隔。,正脉冲,负脉冲,脉冲幅度A脉冲变化最大值。,A,脉冲周期T,脉冲频率f-f=1/T,脉冲前沿:正脉冲的上升沿或负脉冲的下降沿。,脉冲后沿:正脉冲的下降沿或负脉冲的上升沿。,前沿,后沿,
3、脉冲信号,概述,触发器输出有两种可能的状态:0、1;,输出状态不只与现时的输入有关,还与原来的输出状态有关;,触发器是有记忆功能的逻辑部件。,按功能分类:R-S触发器、D型触发器、JK触发器、T触发器等。,触发器,两个与非门或两个或非门交叉耦合构成,反馈,基本RS触发器1,用与非门构成,用或非门构成,反馈线,基本RS触发器2,输入RD=0,SD=1时,若原状态:,1,1,0,0,1,0,1,0,输出仍保持:,状态1,输入RD=0,SD=1时,若原状态:,0,1,1,1,1,0,1,0,输出变为:,状态2,输入RD=1,SD=0时,若原状态:,1,0,1,0,1,0,1,1,输出变为:,状态3,
4、输入RD=1,SD=0时,若原状态:,0,0,1,1,0,1,0,1,输出保持:,状态4,输入RD=1,SD=1时,若原状态:,1,0,1,1,1,0,0,1,输出保持原状态:,状态5,输入RD=1,SD=1时,若原状态:,1,1,0,1,1,0,输出保持原状态:,状态6,输入RD=0,SD=0时,输出全是1,但当RD=SD=0同时变为1时,翻转快的门输出变为0,另一个不得翻转。,状态7,基本触发器的功能表,(约束条件),1、触发器是双稳态器件,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。,2、在控制端加入脉冲,可以使触发器状态变化。SD端加入负脉
5、冲,使Q=1,SD称为“置位”或“置一”端。RD端加入正脉冲,使Q=0,RD称为“复位”或“清0”端。,总结,R,S,Q,置1,置0,置1,置1,置1,保持,不允许,基本触发器波形图时序图,同步(可控)RS触发器,“可控”的含义:由时钟脉冲(Clock Puls)决定R、S能否对输出端起控制作用。,直接清零端,直接置位端,Ret,逻辑符号,这根红颜色的线还表示一重含义:,即“只有在时钟 CP1时,它才表现出应有的逻辑功能;,如果CP0,输出端 Q 则保持原状态”。,“高电平有效”,,同步RS触发器符号,前提:在 CP1时才有,0 1 1,1 0 0,1 1 禁 止,0 0 保 持,*Q n+1
6、为 CP到来以后触发器的状态。,同步 RS 触发器的功能表,同步 RS 触发器的时序,CPDQQ,的区域是修改有效区,同步触发器的触发方式为电平触发式,同步触发器的共同缺点是存在空翻,时钟脉冲CP作用期间,输入信号发生多次变化时,触发器输出状态也相应发生多次变化的现象称为空翻。,空翻可导致电路工作失控。,(同步触发器的特点),Master-Slave Flip-Flop,Edge-Triggered Flip-Flop,无空翻触发器的类型和工作特点,工作特点:CP=1 期间,主触发器接收输入信号;CP=0 期间,主触发器保持 CP 下降沿之前状态不变,而从触发器接受主触发器状态。因此,主从触发
7、器的状态只能在 CP 下降沿时刻翻转。(详见链接)这种触发方式称为主从触发式。,工作特点:只能在 CP 上升沿(或下降沿)时刻接收输入信号,因此,电路状态只能在 CP 上升沿(或下降沿)时刻翻转。这种触发方式称为边沿触发式。,无空翻触发器,主从触发器,边沿触发器,只能在 CP 边沿时刻翻转,因此都克服了空翻,可靠性和抗干扰能力强,应用范围广。,相同处,电路结构和工作原理不同,因此电路功能不同。为保证电路正常工作,要求主从 JK 触发器的 J 和 K 信号在 CP=1 期间保持不变;而边沿触发器没有这种限制,其功能较完善,因此应用更广。,相异处,主从触发器和边沿触发器有何异同?,给主从触发器提供
8、反相的时钟信号,使它们在不同的时段交替工作。,表示时钟触发沿为下降沿,Q=Q从,主从 RS 触发器电路、符号和工作原理,D触发器,1.组成,一种边沿触发方式触发器,一种边沿触发方式触发器,2.功能表与波形,Ref,无空翻触发器的学习重点是根据逻辑符号识别其功能,理解其应用。下面介绍常用无空翻触发器的符号及其应用注意事项。,常用无空翻触发器及其符号,主从触发器,边沿触发器,1.触发器和门电路是构成数字系统的基本逻辑单元。前者具有记忆功能,用于构成时序逻辑电路;后者没有记忆功能,用于构成组合逻辑电路。,2.触发器有两个基本特性:有两个稳定状态;在外信号作用下,两个稳定状态可相互转换,没有外信号作用
9、时,保持原状态不变。因此,触发器具有记忆功能,常用来保存二进制信息。,注:一个触发器可存储 1 位二进制码,存储 n 位二进制码则需用 n 个触发器构成存贮器。,触发器小结,3.触发器的逻辑功能是指触发器的次态与现态及输入信号之间的逻辑关系。其描述方法主要有特性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等。,4.触发器根据逻辑功能不同分为,Qn+1=D,Qn+1=S+RQnRS=0(约束条件),只有 CP 输入端,无数据输入端。来一个CP翻转一次,Qn+1=Qn,触发器小结(续),触发器小结(续)根据触发方式不同分为,基本 RS 触发器是构成各种触发器的基础。它的输出受输入信号直接
10、控制,不能定时控制,常用作集成触发器的辅助输入端,用于直接置 0 或直接置 1。,使用时须注意弄清它的有效电平,并满足约束条件。,基本 RS 触发器,同步触发器、主从触发器和边沿触发器,触发器小结(续)根据是否受时钟控制分为,5.不同触发方式的工作特点,正电平触发式触发器的状态在 CP=1 期间翻转,在 CP=0 期间保持不变。电平触发式触发器的缺点是存在空翻现象,通常只能用于数据锁存。,主从触发器由分别工作在时钟脉冲 CP 不同时段的主触发器和从触发器构成,通常只能在 CP 下降沿时刻状态发生翻转,而在 CP 其它时刻保持状态不变。它虽然克服了空翻,但对输入信号仍有限制。,触发器小结(续),
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机 有关 硬件 基本知识 long
链接地址:https://www.31ppt.com/p-5682935.html