【教学课件】第四章VHDL的主要描述语句.ppt
《【教学课件】第四章VHDL的主要描述语句.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第四章VHDL的主要描述语句.ppt(105页珍藏版)》请在三一办公上搜索。
1、第四章 VHDL的主要描述语句,4.1 VHDL顺序语句 4.2 VHDL并行语句,4.1 VHDL顺序语句 顺序语句是指完全按照程序中书写的顺序执行各语句,并且在结构层次中前面的语句执行结果会直接影响后面各语句的执行结果。顺序描述语句只能出现在进程或子程序中,用来定义进程或子程序的算法。顺序语句可以用来进行算术运算、逻辑运算、信号和变量的赋值、子程序调用等,还可以进行条件控制和迭代。注意,这里的顺序是从仿真软件的运行和顺应VHDL语法的编程逻辑思路而言的,其相应的硬件逻辑工作方式未必如此。应该注意区分VHDL语言的软件行为与描述综合后的硬件行为的差异。,用VHDL语言进行设计时,按描述语句的
2、执行顺序进行分类,可将VHDL语句分为顺序执行语句(Sequential)和并行执行语句(Parallel)。,VHDL顺序语句主要包括:变量赋值语句(Variable Evaluate)信号赋值语句(Signal Evaluate)WAIT语句IF 语句CASE 语句LOOP 语句NEXT 语句EXIT 语句RETURN 语句NULL 语句过程调用语句(Procedure Call)断言语句(Assert)REPORT 语句,4.1.1 变量赋值语句变量赋值语句语法格式为:变量赋值目标:=赋值表达式,例:VARIABLE s:BIT:=0;PROCESS(s)VARIABLE count:I
3、NTEGER:=0-变量说明 BEGIN count:=s+1-变量赋值 END PROCESS;,4.1.2 信号赋值语句在VHDL语言中,用符号“=”为信号赋值。信号赋值语句的规范书写格式如下:目的信号量=TRANSPORTINERTIAL信号变量表达式;其中TRANSPORT表示传输延迟,INERTIAL表示惯性延迟。要求“=”两边的信号变量类型和位长度应该一致。例:s=TRANSPORT t AFTER 10ns;d=INERTIAL 2 AFTER 3ns,1 AFTER 8ns;,例:s=a NOR(b AND c);3个敏感量a,b,c中任何一个发生变化,该语句都将被执行。,4.
4、1.3 WAIT语句 WAIT语句在进程中起到与敏感信号一样重要的作用,敏感信号触发进程的执行,WAIT语句同步进程的执行,同步条件由WAIT语句指明。进程在仿真运行中处于执行或挂起两种状态之一。当进程执行到等待语句时,就将被挂起并设置好再次执行的条件。WAIT语句可以设置4种不同的条件:无限等待、时间到、条件满足以及敏感信号量变化。这几类WAIT语句可以混合使用。现分别介绍如下:,(1)WAIT-无限等待语句这种形式的WAIT语句在关键字“WAIT”后面不带任何信息,是无限等待的情况。,(2)WAIT ON 信号表-敏感信号等待语句 这种形式的WAIT语句使进程暂停,直到敏感信号表中某个信号
5、值发生变化。WAIT ON语句后面跟着的信号表,在敏感信号表中列出等待语句的敏感信号。当进程处于等待状态时,其中敏感信号发生任何变化都将结束挂起,再次启动进程。,例APROCESSBEGINy=a AND b;WAIT ON a,b;END PROCESS;例BPROCESS(a,b)BEGINy=a AND b;END PROCESS;,在例A中执行所有语句后,进程将在WAIT语句处被挂起,直到a或b中任何一个信号发生变化,进程才重新开始。例A与例B是等价的。,需要注意的是,在使用WAIT ON语句的进程中,敏感信号量应写在进程中的WAIT ON语句后面;而在不使用WAIT ON语句的进程中
6、,敏感信号量应在开头的关键词PROCESS后面的敏感信号表中列出。VHDL规定,已列出敏感信号表的进程不能使用任何形式的WAIT语句。,(3)WAIT UNTIL 条件-条件等待语句这种形式的WAIT语句使进程暂停,直到预期的条件为真。WAIT UNTIL后面跟的是布尔表达式,在布尔表达式中隐式地建立一个敏感信号量表,当表中任何一个信号量发生变化时,就立即对表达式进行一次测评。如果其结果使表达式返回一个“真”值,则进程脱离挂起状态,继续执行下面的语句。即WAIT UNTIL语句需满足以下条件:在条件表达式中所含的信号发生了变化;此信号改变后,且满足WAIT UNTIL语句中表达式的条件。这两个
7、条件缺一不可,且必须按照上述顺序来完成。,WAIT UNTIL语句有以下三种表达方式:WAIT UNTIL 信号=VALUE;WAIT UNTIL 信号EVENT AND信号=VALUE;WAIT UNTIL 信号STABLE AND信号=VALUE;例如:WAIT UNTIL clock=“1”;WAIT UNTIL rising_edge(clk);WAIT UNTIL clk=1AND clk EVENT;WAIT UNTIL NOT clk STABLE AND clk=“1”;,一般的,在一个进程中使用了WAIT语句后,综合器会综合产生时序逻辑电路。时序逻辑电路的运行依赖WAIT U
8、NTIL表达式的条件,同时还具有数据存储的功能。,(4)WAIT FOR 时间表达式-超时等待语句 例如:WAIT FOR 40 ns;在该语句中,时间表达式为常数40ns,当进程执行到该语句时,将等待40ns,经过40ns之后,进程执行WAIT FOR的后继语句。例如:WAIT FOR(a*(b+c);在此语句中,(a*(b+c)为时间表达式,WAIT FOR语句在执行时,首先计算表达式的值,然后将计算结果返回作为该语句的等待时间。,4.1.4 IF语句 在VHDL语言中,IF语句的作用是根据指定的条件来确定语句的执行顺序。IF语句可用于选择器、比较器、编码器、译码器、状态机等的设计,是VH
9、DL语言中最常用的语句之一。IF语句按其书写格式可分为以下3种。,1.门闩控制语句这类语句书写格式为:IF 条件 THEN 顺序语句 END IF;,当程序执行到这种门闩控制型IF语句时,首先判断语句中所指定的条件是否成立。如果条件成立,则程序继续执行IF语句中所含的顺序处理语句;如果条件不成立,程序将跳过IF语句所包含的顺序处理语句,而向下执行IF的后继语句。,例:利用IF语句引入D触发器LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dff IS PORT(clk,d:IN STD_LOGIC;q:OUT STD_LOGIC);END dff
10、;ARCHITECTURE rtl OF dff IS BEGIN PROCESS(clk)BEGIN IF(clkEVENT AND clk=1)THEN q=d;END IF;END PROCESS;END rtl;,2.二选一控制语句这种语句的书写格式为:TF 条件 THEN 顺序语句 ELSE 顺序语句 END IF;,当IF条件成立时,程序执行THEN和ELSE之间的顺序语句部分;当IF语句的条件得不到满足时,程序执行ELSE和END IF之间的顺序处理语句。即依据IF所指定的条件是否满足,程序可以进行两条不同的执行路径。,例:二选一电路结构体的描述ARCHITECTURE rtl
11、OF mux2 ISBEGIN PROCESS(a,b,s)BEGIN IF(s=1)THEN c=a;ELSE c=b;END IF;END PROCESS;END rtl;,3.多选择控制语句这种语句的书写格式为:IF 条件 THEN 顺序语句 ELSEIF 顺序语句 ELSEIF 顺序语句 ELSE 顺序语句 END IF;,这种多选择控制的IF语句,实际上就是条件嵌套。它设置了多个条件,当满足所设置的多个条件之一时,就执行该条件后的顺序处理语句。当所有设置的条件都不满足时,程序执行ELSE和END IF之间的顺序处理语句。,例:利用多选控制语句设计的四选一多路选择器LIBRARY IE
12、EE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY mux4 IS PORT(input:IN STD_LOGIC_VECTOR(3 DOWNTO 0);sel:IN STD_LOGIC_VECTOR(1 DOWNTO 0);y:OUT STD_LOGIC);END mux4;,ARCHITECTURE rtl OF mux4 ISBEGIN PROCESS(input,sel)BEGIN IF(sel=“00”)THEN y=input(0);ELSIF(sel=“01”)THEN y=input(1);ELSIF(sel=“10”)THEN y=input(2);E
13、LSE y=input(3);END IF;END PROCESS;END rtl;,4.1.5 CASE语句CASE语句根据满足的条件直接选择多项顺序语句中的一项执行,它常用来描述总线行为、编码器、译码器等的结构。CASE语句的结构为:CASE 表达式 ISWHEN 条件选择值=顺序语句,WHEN 条件选择值=顺序语句,END CASE;其中WHEN条件选择值可以有四种表达方式;(1)单个普通数值,形如WHEN 选择值=顺序语句;(2)并列数值,形如WHEN 值/值/值=顺序语句;(3)数值选择范围,形如WHEN 值TO值=顺序语句;(4)WHEN OTHERS=顺序语句;,当执行到CASE
14、语句时,首先计算CASE和IS之间的表达式的值,然后根据条件语句中与之相同的选择值,执行对应的顺序语句,最后结束CASE语句。,使用CASE语句需注意以下几点:CASE语句中每一条语句的选择值只能出现一次,即不能有相同选择值的条件语句出现。CASE语句执行中必须选中,且只能选中所列条件语句中的一条,即CASE语句至少包含一个条件语句。除非所有条件语句中的选择值能完全覆盖CASE语句中表达式的取值,否则最末一个条件语句中的选择必须用“OTHERS”表示,它代表已给出的所有条件语句中未能列出的其他可能的取值。关键词OTHERS只能出现一次,且只能作为最后一种条件取值。使用OTHERS是为了使条件语
15、句中的所有选择值能覆盖表达式的所有取值,以免综合过程中插入不必要的锁存器。这一点对于定义为STD_LOGIC和STD_LOGIC_VECTOR数据类型的值尤为重要,因为这些数据对象的取值除了1、0之外,还可能出现输入高阻态Z,不定态X等取值。,例1 CASE语句使用CASE command IS WHEN“00”=c c c c NULL;-无效END CASE;例2 CASE语句使用CASE sel IS WHEN 1TO 9=c c c=3;END CASE;在例2中,第一个WHEN语句的意思是当sel 的值是从1到9 中任意一个数值时,信号c的值取1;第二个WHEN语句的意思是当sel
16、的值为11或12两者之一时,信号 c 的取值为2;第三个WHEN语句的意思是当sel 的值不为前面两种情况时,信号c 的取值为3。,-适合4选1数据选择器,例3 3-8译码器。LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY decoder3_8 IS PORT(a,b,c,g1,g2a,g2b:IN STD_LOGIC;y:OUT STD_LOGIC_VECTOR(7 DOWNTO 0);END decoder3_8;ARCHITECTURE rtl OF decoder3_8 IS SIGNAL indata:STD_LOGIC_VECTOR(
17、2 DOWNTO 0);BEGIN indata=c&b&a;PROCESS(indata,g1,g2a,g2b)BEGIN,IF(g1=1AND g2a=0 AND g2b=0)THEN CASE indata IS WHEN“000”=y y y y y y y y y=“XXXXXXXX”;END CASE;,-X:不定,ELSE-指不满足g1=1AND g2a=0 AND g2b=0情况 y=“11111111”;END IF;END PROCESS;END rtl;,与IF语句相比,CASE语句组的程序语句是没有先后顺序的,所有表达式的值都并行处理。IF语句是有序的,先处理最起始、最
18、优先的条件,后处理次优先的条件。,4.1.6 LOOP语句LOOP语句就是循环语句,它可以使包含的一组顺序语句被循环执行,其执行的次数受迭代算法控制。在VHDL中常用来描述迭代电路的行为。1.单个LOOP语句单个LOOP语句的书写格式如下:标号:LOOP 顺序语句 END LOOP标号;这种循环语句需引入其他控制语句(如EXIT)后才能确定,否则为无限循环。其中的标号是可选的。,例如:loop1:LOOP WAIT UNTIL clk=1;q=d AFTER 2 ns;END LOOP loop1;,2.FOR_LOOP语句该语句语法格式为:标号:FOR 循环变量 IN 离散范围 LOOP 顺
19、序处理语句 END LOOP标号;,例:8位奇偶校验电路LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY parity_check IS PORT(a:IN STD_LOGIC_VECTOR(7 DOWNTO 0);y:OUT STD_LOGIC);END parity_check;ARCHITECTURE rtl OF parity_check ISBEGIN PROCESS(a)VARIABLE tmp:STD_LOGIC,BEGIN tmp:=0;FOR i IN 0 TO 7 LOOP tmp:=tmp XOR a(i);END LOOP;
20、y=tmp;-y=1,a为奇数个1。y=0,a为偶数个1。END PROCESS;END rtl;,3.WHILE_LOOP语句这种语句的书写格式为:标号:WHILE 条件 LOOP 顺序处理语句 END LOOP标号;在该LOOP语句中,没有给出循环次数的范围,而是给出了循环执行顺序语句的条件;没有自动递增循环变量的功能,而是在顺序处理语句中增加了一条循环次数计算语句,用于循环语句的控制。循环控制条件为布尔表达式,当条件为“真”时,则进行循环,如果条件为“假”,则结束循环。,例:8位奇偶校验电路的WHILE_LOOP设计形式LIBRARY IEEE;USE IEEE.STD_LOGIC_11
21、64.ALL;ENTITY parity_check IS PORT(a:IN STD_LOGIC_VECTOR(7 DOWNTO 0);y:OUT STD_LOGIC);END parity_check;ARCHITECTURE behav OF parity_check ISBEGIN PROCESS(a)VARIABLE tmp:STD_LOGIC,BEGIN tmp:=0;i:=0;WHILE(i 8)LOOP tmp:=tmp XOR a(i);i:=i+1;END LOOP;y=tmp;END PROCESS;END behav;,4.1.7 NEXT语句NEXT语句的书写格式为:
22、NEXT标号WHEN 条件 该语句主要用于LOOP语句内部的循环控制。当NEXT语句后不跟标号,NEXT语句作用于当前最内层循环,即从LOOP语句的起始位置进入下一个循环。若NEXT语句不跟WHEN 条件,NEXT语句立即无条件跳出循环。,例:NEXT语句应用举例WHILE data 1 LOOP data:=data+1;NEXT WHEN data=3-条件成立而无标号,跳出循环 data:=data*data;END LOOP;,N1:FOR i IN 10 DOWNTO 1 LOOP N2:FOR j IN 0 TO i LOOP NEXT N1 WHEN i=j;-条件成立,跳到N1
23、处 matrix(i,j):=j*i+1;-条件不成立,继续内层循环N2 END LOOP N2;END LOOP N1;,4.1.8 EXIT语句EXIT语句的书写格式为:EXITLOOP标号WHEN条件;EXIT语句也是用来控制LOOP的内部循环,与NEXT语句不同的是EXIT语句跳向LOOP终点,结束LOOP语句;而NEXT语句是跳向LOOP语句的起始点,结束本次循环,开始下一次循环。当EXIT语句中含有标号时,表明跳到标号处继续执行。含WHEN条件时,如果条件为“真”,跳出LOOP语句;如果条件为“假”,则继续执行LOOP循环。EXIT语句不含标号和条件时,表明无条件结束LOOP语句的
24、执行,因此,它为程序需要处理保护、出错和警告状态,提供了一种快捷、简便的调试方法。,例两个元素位矢量a、b进行比较,当发现a与b不同时,跳出循环比较程序并报告比较结果。SIGNAL a,b:STD_LOGIC_VECTOR(0 TO 1);SIGNAL a_less_than_b:BOOLEAN;a_less_than_b=FALSE;FOR i IN 1TO 0 LOOP IF(a(i)=1AND b(i)=0)THEN a_less_than_b=FALSE;EXIT;ELSEIF(a(i)=0AND b(i)=1)THEN a_less_than_b=TRUE;EXIT;ELSE NUL
25、L END IF;END LOOP;,-a1a0 与 b1b0比较大小,4.1.9 返回语句 RETURN RETURN语句是一段子程序结束后,返回主程序的控制语句。它只能用于函数与过程体内,并用来结束当前最内层函数或过程体的执行。RETURN语句的书写格式为:RETURN;RETURN 表达式;,例:在函数体中使用RETURN语句LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY example IS PORT(a,b:IN INTEGER;y:OUT INTEGER);END example;ARCHITECTURE rtl OF example
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 第四 VHDL 主要 描述 语句

链接地址:https://www.31ppt.com/p-5664841.html