【教学课件】第4章微机总线与标准.ppt
《【教学课件】第4章微机总线与标准.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第4章微机总线与标准.ppt(49页珍藏版)》请在三一办公上搜索。
1、1,第4章微机总线与标准,计算机教学实验中心,2,主要内容,掌握:总线的基本概念和分类;总线的系统结构总线的主要功能及原理;常用系统总线标准;通用串行总线(USB),3,4.1 总线的基本概念,总线概念;总线分类及其特点,4,总线的一般概念,总线是一组导线和相关的控制、驱动电路的集合。总线是计算机系统各部件之间传输地址、数据和控制信息的通道。任一时刻,只能有一个部件/设备通过总线发送数据,其他部件只能处于接收状态。,5,总线的分类及特点,按传送信息的类型划分数据总线(Data Bus,DB)传输数据信息,双向三态其宽度决定了其数据传输能力例如,ISA总线为16位,PCI总线为32/64位地址总
2、线(Address Bus,AB)传输地址信息,单向三态其宽度决定了微机系统的寻址能力例如,ISA为24位,可寻址16MB;PCI为32/64位,可寻址4GB/224TB控制总线(Control Bus,CB)传输控制信号、时序信号和状态信号特点各异:三态、入/出/双向等特性均不相同,6,总线的分类及特点(续),按总线的层次结构CPU总线/前端总线(FSB)直接由CPU引脚引出的总线,例如,P4 CPU与GMCH(北桥)之间的总线局部总线(只出现在80386以后的微机系统中)CPU总线与系统总线之间的总线它一侧通过北桥与CPU总线连接,另一侧通过南桥与系统总线连接,例如PCI总线系统总线与总线
3、扩展槽连接的总线,如ISA和EISA总线外部总线主机与外设之间的总线,如USB和IEEE1394其他AGP,专用视频接口,专用于显卡与内存之间的数据传输SCSI,标准的设备接口,可连接15台外设IDE/EIDE,外部存储设备接口,每个接口可连接2台设备,7,4.2 总线的结构,系统各部件与总线的连接方式 单总线结构 双总线结构 多总线结构,8,单总线结构,CPU,M,M,I/O,I/O,I/O,缺点:高速的存储器与低速的I/O接口竞争总线,影响了存储器的读写速度,9,双总线结构,面向CPU的双总线结构,CPU,M,I/O,I/O,I/O,缺点:存储器与I/O设备的数据传输必须通过CPU,10,
4、双总线结构,面向存储器的双总线结构,CPU,M,I/O,I/O,I/O,11,多总线结构,系统中拥有两个以上的总线,12,4.3 总线的基本功能,数据传送控制仲裁控制数据校验与纠错隔离与驱动,13,一、总线传送控制,同步方式收、发双方严格地按统一的基准时钟信号执行相应的动作不适合于在同一系统中既有高速部件又有低速部件的环境PCI总线属于同步方式总线异步方式传输过程无需统一时钟的同步,用“请求”和“应答”信号来协调传输速度慢半同步方式总体上仍是同步方式(使用基准时钟),传输操作与时钟同步设置“等待”状态线,在无法按时完成操作时,用此状态线强制对方延长一个或多个时钟周期ISA总线即属于半同步方式总
5、线,14,同步方式的时序,地址,数据,时钟,总线周期,总线周期,时钟周期,15,异步方式的时序,地址/数据,(发送方)请求,(接收方)应答,16,半同步方式的时序,地址,数据,时钟,就绪,等待一个时钟周期,17,二、总线的仲裁控制,多个设备都要使用总线时,决定由哪个设备使用总线的方法。80 x86微机中采用的是独立请求方式,链式查询方式独立请求方式,18,三、总线隔离与驱动,不操作时把功能部件与总线隔离同一时刻只能有一个部件发送数据到总线上提供驱动能力数据发送方必须提供足够的电流以驱动多个部件提供锁存能力 信息缓存和信息分离,19,总线电路中常用的芯片,三态总线驱动器驱动、隔离单向、双向锁存器
6、信息缓存(有些同时具有总线驱动能力)信息分离(如地址与数据的分离),20,三态总线驱动器,输入,输出,OE,输入,输出,OE,输入,输出,OE,输入,输出,OE,21,典型总线驱动器芯片,8286/74LS245 8双向总线驱动器内部包含8个双向三态门,828674LS245,A0A1A2A3A4A5A6A7OE,B0B1B2B3B4B5B6B7T,OE:输出允许。T:方向。T=0,BA;T=1,AB,22,典型总线驱动器芯片,74LS244 8总线驱动器内部包含8个单向三态门,分为两组分别控制,74LS244,E1E21A11A21A31A42A12A22A32A4,1Y11Y21Y31Y4
7、2Y12Y22Y32Y4,1组输出,2组输出,1组输入,2组输入,23,锁存器,D,CP,Q,Q,CP D Q Q 0 0 1 1 1 0,D,CP,Q,OE,O,CP D Q 0 0 1 1,I,STB,24,典型锁存器芯片,8282/74LS373 具有三态正相输出的锁存器内部包含8个D触发器,828274LS3738D锁存器,DI0DI1DI2DI3DI4DI5DI6DI7STB,DO0DO1DO2DO3DO4DO5DO6DO7OE,25,四、总线的主要性能指标,总线带宽(B/S):每秒可传送的字节数总线位宽(bit):一次传送的数据位数工作频率(MHz)总线带宽=(总线位宽/8)工作频
8、率,例1:P4 CPU的FSB频率为400MHz或800MHz,位宽为64bit。FSB带宽:40064/8=3.2GB/s 或 80064/8=6.4GB/s例2:PCI总线的频率为33.3MHz,位宽为32bit或64bit。PCI带宽:33.332/8=133MB/s 或 33.364/8=266MB/s,26,4.4 常用系统总线及外部总线,常用系统总线标准ISA(工业标准体系总线)Industry Standard ArchitecturePCI(外围部件互连总线)Peripheral Component Interconnect常用系统接口标准AGP(加速图形接口)Accelera
9、ted Graphics PortIDE(集成设备接口),又称ATA接口Integrated Device ElectronicsSCSI(小型计算机系统接口)Small Computer System Interface 外部总线USB(通用串行总线)IEEE 1394(高性能串行总线),27,一、ISA总线,主要特性16位数据线(早期的为8位,已被淘汰)24位地址线(可寻址16MB存储器)时钟频率8MHz数据传输率16MB/s提供11个中断请求输入提供7个DMA通道用于80286PIII(个别P4微机也支持),28,ISA总线插槽,外形见P121,共98个引线主要引线信号:SA0SA19(
10、锁存的),LA17LA23(非锁存的)(地址)SD0SD15(数据)SBHE(高字节允许)MEMR、MEMWIOR、IOW AEN(地址允许,1表示处于DMA控制周期)IRQ3IRQ7、IRQ9IRQ11、IRQ14、IRQ15 DRQ0DRQ3、DRQ5DRQ7DACK0DACK3、DACK5DACK7 注:ISA总线的DMA操作和I/O操作使用相同的地址线、数据线和I/O读写控制线(IOR和IOW),所以AEN应参加I/O地址译码。,29,简单的ISA总线接口(输入接口),D7-D0,D7-D0,A/D转换器,模拟量输入,START,READY,数字量输出,IN,74LS244,1100
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 微机 总线 标准
链接地址:https://www.31ppt.com/p-5658799.html