【教学课件】第2章MCS-51单片机的硬件结构.ppt
《【教学课件】第2章MCS-51单片机的硬件结构.ppt》由会员分享,可在线阅读,更多相关《【教学课件】第2章MCS-51单片机的硬件结构.ppt(38页珍藏版)》请在三一办公上搜索。
1、第2章 MCS-51单片机的硬件结构,2.1 MCS-51单片机的基本结构2.2 MCS-51单片机的引脚及片外总线结构2.3 MCS-51单片机的存储器配置2.4 CPU的时序及辅助电路,2.1 MCS-51单片机的基本结构,2.1.1 MCS-51单片机的基本组成2.1.2 MCS-51单片机硬件结构特点2.1.3 MCS-51单片机内部结2.1.4 输入/输出(I/O)端口结构,返回本章首页,2.1.1 MCS-51单片机的基本组成,图2-1 MCS-51单片机基本结构示意图,(1)一个8位微处理器CPU。(2)数据存储器RAM和特殊功能寄存器SFR。(3)内部程序存储器ROM。(4)两
2、个定时/计数器,用以对外部事件进行计数,也可用作定时器。(5)四个8位可编程的I/O(输入/输出)并行端口,每个端口既可做输入,也可做输出。(6)一个串行端口,用于数据的串行通信。(7)中断控制系统。(8)内部时钟电路。,返回本节,2.1.2 MCS-51单片机硬件结构特点,1内部程序存储器(ROM)和内部数据存储器(RAM)容量(如表2-1所示)。2输入/输出(I/O)端口3外部程序存储器和外部数据存储器寻址空间4中断与堆栈5定时/计数器与寄存器区6指令系统,表2-1 MCS-51单片机存储器容量,返回本节,2.1.3 MCS-51单片机内部结构,1运算器运算器由8位算术逻辑运算单元ALU(
3、Arithmetic Logic Unit)、8位累加器ACC(Accumulator)、8位寄存器B、程序状态字寄存器PSW(Program Status Word)、8位暂存寄存器TMP1和TMP2等组成。2控制器主要由程序计数器PC、指令寄存器IR、指令译码器ID、堆栈指针SP、数据指针DPTR、时钟发生器及定时控制逻辑等组成。,P0.0P0.7,P2.0P2.7,返回本节,2.1.4 输入/输出(I/O)端口结构,正如图2-2所示,MCS-51单片机有4个双向并行的8位I/O口P0P3,P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平
4、,故称为准双向口),其负载能力为4个TTL电路。,1P0口的结构,图2-3 P0口的一位结构图,2P1口的结构,图2-4 P1口的一位结构图,3P2口的结构,图2-5 P2口的一位结构图,4P3口的结构,图2-6 P3口的一位结构图,P3.6,P3.7,表2-2 P3口的第二功能表,P3.2,P3.3,P3.6,P3.7,P3.7,P3.6,返回本节,2.2 MCS-51单片机的引脚及片外总线结构,2.2.1 MCS-51单片机芯片引脚描述2.2.2 MCS-51单片机的片外总线结构,返回本章首页,2.2.1 MCS-51单片机芯片引脚描述,图2-7为MCS-51单片机的引脚配置图。1主电源引
5、脚VCC和VSS2外接晶振引脚XTAL1和XTAL23控制或其他电源复用引脚RST/VPD、ALE/、和/VPP4输入/输出引脚P0、P1、P2、P3(共32根),图2-7 MCS-51单片机的引脚配置图,返回本节,2.2.2 MCS-51单片机的片外总线结构,图2-8 MCS-51片外总线结构示意图,微型计算机中的总线通常分为:(1)地址总线(AB):地址总线宽度为16位,由P0口经地址锁存器提供低8位地址(A0-A7);P2口直接提供高8位地址(A8A15)。地址信号是由CPU发出的,故地址总线是单方向的。(2)数据总线(DB):数据总线宽度为8位,用于传送数据和指令,由P0口提供。(3)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 教学课件 教学 课件 MCS 51 单片机 硬件 结构
链接地址:https://www.31ppt.com/p-5658262.html