《集成逻辑部件》PPT课件.ppt
《《集成逻辑部件》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《集成逻辑部件》PPT课件.ppt(54页珍藏版)》请在三一办公上搜索。
1、第三章 集成逻辑部件,内容提要 本章主要分析和讨论完成数字逻辑电路各种功能的基本逻辑部件门电路的外特性及基本结构。首先介绍目前广泛应用的TTL集成逻辑门电路,然后讨论MOS集成逻辑电路。3.1 TTL与非门电路TTL电路是晶体管晶体管逻辑电路的简称,是目前使用最为广泛的一种门电路。,3.1.1 电路结构,典型的TTL与非门电路结构如图3.1.1。该电路可分解为三个部分:输入级:由多发射极三极管T1和电阻R1构成,其等效电路如图3.1.1所示。T1管有两个作用:一个作用是实现逻辑“与”的功能;另一个作用是T1管由饱和变为截止的过程中,其基区存储电荷可通过T1管的集电极电流iC加速消散,使电路工作
2、速度有较大的提高。,结构说明:,输出级:三极管T4、二极管D和三极管T3构成推拉式输出电路。T3管饱和导通时,T4和D截止;T3管截止时,T4和D导通;使整个电路输出阻抗降低,既可提高电路的负载能力,又可改善输出电压波形,使工作速度提高。此外,T3和T4管在输入高电平或输入低电平时,静态下不会同时导通,因此在电源和地之间无直流通路,功耗较低。中间倒相级:T2三极管的集电极和发射极输出倒相电压(即电压升降互反),以满足输出级互补工作的要求,该级电路对门的负载能力及工作速度均有较大影响。,典型的图3.1.1结构,3.1.2 功能分析,一、输入全接高电平(3.6V)TTL与非门的工作状态如等效电路图
3、3.1.3(a)所示。,功能分析,电源VCC 通过R1和T1的集电结向三极管T2和T3提供基极电流,在参数设计上使T2和T3管能饱和导通。因此,T2管集电极电位VC2为:VC2=VBE3+VCE2=0.7V+0.3V=1V三极管T4和二极管D必然是截止的,Z输出低电平VL=0.3V。此时,T1管基极电位VB1为:VB1=VBC1+VBE2+VBE3=0.7V+0.7V+0.7V=2.1V T1管的发射结电压VBE1=2.1V-3.6V=-1.5V0,功能分析,因此,T1发射结处于反向偏置,而集电结处于正向偏置,所以T1管处于发射结和集电结倒置使用的放大状态。TTL与非门输出低电平的状态,称作T
4、TL与非门的“开”态。此TTL与非通常都接后级负载门,如图3.1.3(a)等效电路中的RL为后级负载门的等效电阻,iL为负载电流,该电流构成T3负载管的集电极电流I C3,只要负载不要过重,即iL不过大,就能保证iB3iBS=iCS3/。可以使T3维持饱和状态,输出电平仍为0.3V低电平。,二、输入端中有接低电平的情况0.3V,在输入端中接有低电平时如图3.1.3(b)所示,多发射极三极管T1接低电平输入信号的发射结导通,T1的基极电流iB1为:iB1=(VCC-vB1)/R1=VCC-(0.3V+VBE1)/R1=5V-(0.3V+0.7V)/4K=1mA其集电极电流I C1=0,因此,iB
5、1IBS1(iBS1=iCS1/0),T1管处于特殊深饱和,VCE1=VCES1=0.1V。此时,T2管基极电位VB2=VC1=0.3V+0.1V=0.4V,因此,T2 T3必然截止。,分析结果:,由以上分析可得到表3.1.1所示的输入和输出的电压关系,按其正逻辑规定,可得表3.1.2所示与非门逻辑真值表。其逻辑表达式为:Z=ABC表3.1.1为TTL与非门输入、输出电压关系表,输入电平,输出电平,Va Vb Vc,全低(VL=0.3V)(0),有低0.3V(0),有高3.6V(1),全高3.6V(1),Vz,出高3.6V(1),出高3.6V(1),出低0.3V(0),3.1.3 特性及主要参
6、数,一、电压传输特性v0=f(vI)逻辑门电路的电压传输特性曲线是指输出电压相对于输入电压的变化关系曲线。,二、主要参数,1.高低电平的标称值VH和VL它是逻辑门在理想情况下表示正逻辑“1”电平的电压值VH和表示正逻辑“0”电平的电压值VL。这两个高低电平之差Vm=VH-VL就是逻辑摆幅。一般74系列的TTL与非门的高电平标值:VH=3.6V低电平标称值VL=0.3V,逻辑摆幅Vm=3.3V。2.开门电平VON,关门电平VOFF以及输入信号噪声容限VNL和VNH,3.输入低电平电流IIL 和输入高电平电流IIH,输入低电平电流IIL 的物理意义是:在TTL与非门相互连接时,若前级与非门处于“开
7、”态,输出低电平(0.3V),后级负载门输入端就流出IIL“灌入”前级门电路,经前级门电路输出端流入它的饱和负载管。它的大小关系到前级门电路所能带动负载的个数。典型值1.4mA左右,最大不超过IIL1.6mA。输入高电平电流IIH的物理意义是:在TTL与非门相互连接时,若前级与非门处于“关”态而输出高电平时,后级负载门就从前级门电路输出端“拉出”电流,由于后级门电路输入阻抗很大(为PN结反向电阻),因此IIH数值较小。这也就是RL数值大,iL数值小的原因。一般IIH70A。,4.扇入数NI和扇出数NO,扇入数和扇出数是门电路之间能相互联结个数的指标。扇入数NI是一个门电路允许的输入端数目。在一
8、般情况下,它是在电路制造时已预先安排好的,在使用时只要注意选择合适的器件就可以了。若在使用某一器件时,发现门电路输入端数超过了额定数目,则对多余输入端应作适当处理。如对与非门来说,可把多余端接高电平(即置“1”),或者与使用端并在一起。一般门电路只有一个输出端,但允许接到多个下级负载门的输入端。允许接下一级同类门电路的数目就称为扇出数NO。扇出数是反映门电路负载能力的重要指标,它表示门电路在标准工作时,如果接上与扇出数NO相同的下级同类门电路的话,这个门电路的输出逻辑电平仍在正常工作范围内。一般规定N8。,5.平均传输延迟时间tpd,与非”门的平均传输延迟时间是指一个矩形脉冲信号从输入端输入,
9、经过门电路再从其输出端输出所延迟的时间,它反映电路开关速度的重要特征。平均传输延迟时间tpd定义为:tpd=(tpdL+tpdH)/2图3.1.6所示为延迟示意图。典型值约10ns。,扇入和扇出及延迟图,3.2其它类型的TTL与非门电路,为了满足实际需要,在TTL“与非”门的基础上,发展了很多其他类型的TTL门电路,如或非门、与或非门、异或门、同或门、OC门及三态门等。下面仅介绍OC门和三态门。3.2.1集电极开路门OC门一、电路结构,二、OC门的应用,1.实现“线与”逻辑用导线将两个或两个以上的OC门输出连接在一起,其总的输出为各个OC门输出的逻辑“与”,这种用导线连接而实现的逻辑与就称作为
10、“线与”。图3.2.2(a)所示,线与的逻辑表达式为:,L=A1A2+B1B2=A1A2B1B2=L1L22.作为接口电路实现逻辑电平转换在数字逻辑系统中,可能会应用到不同逻辑电平的电路,如TTL逻辑电平(VH=3.6V,VL=0.3V),就和CMOS逻辑电平(VH=10V,VL=0V)不同,如果信号在不同逻辑电平的电路之间传输时,就产生不匹配问题,因此中间必须加上接口电路,OC门就可以用来做这种接口电路。,图3.2.3所示就是TTL门和CMOS门之间电平转换的接口电路,3.实现“总线”传输,如果将多个OC与非门按图3.2.4所示形式连接,当某一个门的选通输入Ei为“1”,其它门的选通输入全为
11、“0”时,这个OC门就被选通,它的数据输入信号Di就经过此选通门送上总线。,3.2.2 三态门,三态输出与非门简称ST门。也是一种计算机中广泛使用的特殊门电路。三态门有三种输出状态:即高电平VOH和低电平VOL为工作状态,高阻抗状态为禁止状态。一、电路结构与工作原理1、电路结构:,2.工作原理:,最简单的三态门电路如图3.2.5(a)所示。在电路中,若控制端E/D=0时,T6三极管截止,T5,T6,D2构成的电路对由T1,T2,T3,T4,D1构成的TTL基本与非门无影响,输出L=AB。处于工作状态。当控制端E/D=1时,T6饱和导通,VC60.3V,相当于在基本与非门的一个输入端加上低电平,
12、因此T2,T3管截止,同时,二极管D2因T6饱和而导通,使T2集电极电位VC2钳位在1V,使T4和D1无导通的可能。此时L处于高阻悬浮状态,这是三态门的禁止态。,表3.2.1三态门功能真值表,另外两种三态门的符号与真值表:符号:,输 入,输 出,控制E/D,数 据AB,L,00,01,10,A B,11,01,xx,高阻,真值表,输 入,控制E/D,数据AB,L,00,01,xx,高阻,11,01,10,AB,输 入,输 出,输 出,控制E/D,数据AB,00,11,01,01,L,xx,10,高阻,AB,二、三态门的应用,1.用三态门构成单向数据总线如图3.2.8所示为用三态门构成的单向数据
13、总线。在任何时刻,n个三态门中仅允许其中一个控制输入端E/Di端为0时,也就是这个输入为0的三态门处于工作态,其它门均处于高阻态,此门相应的数据Di就被反相送上总线传送出去。若在某一时刻同时有二个门的控制输入端E/Di端为0,也就是二个三态门处于工作态,那么总线传送信息就会出错。2.用三态门构成双向数据总线,所示的单向和双向数据总线图,3.3 MOS集成逻辑门电路,MOS电路主要分NMOS、PMO和CMOS三大类,以NMOS和CMOS为例说明其逻辑功能及原理。3.3.1NMOS反相器及逻辑门一、增强型负载管反相器一般的反相器由一个NMOS管和一个负载电阻RD串联组成。如图3.3.1所示。,1.
14、工作原理与逻辑功能,为了使它的输出低电平接近于0V,负载电阻RD的阻值必须很大。但在集成电路中制造大电阻将占用很大的芯片面积。这会使集成度大大下降,若用一个MOS管来代替大电阻RD,就形成由两个MOS管组成的反相器,作为负载用的MOS管称为负载管,另一个MOS管称为工作管,如图3.3.2所示。,工作原理与逻辑功能,一般NMOS电源电压VDD15V,典型数据为+12V。NMOS增强型管的开启电压VTN=3.5V,一般在单沟道NMOS电路中,VTN取4V值进行分析。vI为低电平(1V)。由于vIVT2(4V),便导通。输出电压v0=VDD-VT2=12V-4V=8V,为输出高电平(VOH)。,vI
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成逻辑部件 集成 逻辑 部件 PPT 课件
链接地址:https://www.31ppt.com/p-5618529.html