《集成电路制造工艺》PPT课件.ppt
《《集成电路制造工艺》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《集成电路制造工艺》PPT课件.ppt(190页珍藏版)》请在三一办公上搜索。
1、集成电路制造工艺,集成电路的发展历史,集成电路 Integrated Circuit,缩写IC,通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路互连,“集成”在一块半导体单晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能,集成电路芯片显微照片,各种封装好的集成电路,1.1900年普朗克发表了著名的量子论 揭开了现代物理学的新纪元,并深深地 影响了20世纪人类社会的发展。,2.之后的2,30年时间里,包括爱因斯坦 在内的一大批物理学家逐步完善了量子理论,为后来微电子的发展奠定了坚实的理论基础,历史的回顾,1947年圣诞前夕,贝尔实验室的科
2、学家肖克利(William Shockley)和他的两助手布拉顿(Water Brattain、巴丁(John bardeen)在贝尔实验室工作时发明了世界上第一个点接触型晶体管,由于三人的杰出贡献,他们分享了1956年的诺贝尔物理学奖,世界上第一个点接触型晶体管,锗多晶材料制备的点接触晶体管,集成电路的发明,杰克-基尔比,1959年,1959年第一块集成电路:TI公司的Kilby,12个器件,Ge晶片,集成电路发明人,诺贝尔物理学奖(2000年)得主,Kilby博士来复旦给师生讲课,2001年5月,从此IC经历了:SSIMSILSI现已进入到:VLSIULSIGSI,集成电路的发展,小规模集
3、成电路(Small Scale IC,SSI)中规模集成电路(Medium Scale IC,MSI)大规模集成电路(Large Scale IC,LSI)超大规模集成电路(Very Large Scale IC,VLSI)特大规模集成电路(Ultra Large Scale IC,ULSI)巨大规模集成电路(Gigantic Scale IC,GSI)VLSI使用最频繁,其含义往往包括了ULSI和GSI。中文中把VLSI译为超大规模集成,更是包含了ULSI和GSI的意义。,CMOS工艺特征尺寸发展进程,0.80.35m称为亚微米,0.25m及其以下称为深亚微米,0.18 m以下为超深亚微米,
4、0.05m及其以下称为纳米级,Ultra Deep Sub Micron,UDSM,集成电路发展的特点,特征尺寸越来越小,布线层数/I/0引脚越来越多,硅圆片尺寸越来越大,芯片集成度越来越大,时钟速度越来越高,电源电压/单位功耗越来越低,摩尔定律,一个有关集成电路发展趋势的著名预言,该预言直至今日依然准确。集成电路自发明四十年以来,集成电路芯片的集成度每三年翻两番,而加工特征尺寸缩小 倍。即由Intel公司创始人之一Gordon E.Moore博士1965年总结的规律,被称为摩尔定律。,集成电路单片集成度和最小特征尺寸的发展曲线,IC在各个发展阶段的主要特征数据,Intel 公司第一代CPU4
5、004,电路规模:2300个晶体管生产工艺:10um最快速度:108KHz,Intel 公司CPU386TM,电路规模:275,000个晶体管生产工艺:1.5um最快速度:33MHz,Intel 公司最新一代CPUPentium 4,电路规模:4千2百万个晶体管生产工艺:0.13um最快速度:2.4GHz,器件结构类型集成度电路的功能应用领域,集成电路的分类,按器件结构类型分类,双极集成电路:主要由双极型晶体管构成NPN型双极集成电路PNP型双极集成电路金属-氧化物-半导体(MOS)集成电路:主要由MOS晶体管(单极型晶体管)构成NMOSPMOSCMOS(互补MOS)双极-MOS(BiMOS)
6、集成电路:是同时包括双极和MOS晶体管的集成电路。综合了双极和MOS器件两者的优点,但制作工艺复杂。,集成度:每块集成电路芯片中包含的元器件数目,按集成度分类,数模混合集成电路(Digital-Analog IC):例如 数模(D/A)转换器和模数(A/D)转换器等。,按电路的功能分类,数字集成电路(Digital IC):是指处理数字信号的集成电路,即采用二进制方式进行数字计算和逻辑函数运算的一类集成电路。,模拟集成电路(Analog IC):是指处理模拟信号(连续变化的信号)的集成电路,通常又可分为线性集成电路和非线性集成电路:线性集成电路:又叫放大集成电路,如运算放大器、电压比较器、跟随
7、器等。非线性集成电路:如振荡器、定时器等电路。,标准通用集成电路 通用集成电路是指不同厂家都在同时生产的用量极大的标准系列产品。这类产品往往集成度不高,然而社会需求量大,通用性强。,按应用领域分类,专用集成电路 根据某种电子设备中特定的技术要求而专门设计的集成电路简称ASIC(Application Specific Integrated Circuit),其特点是集成度较高功能较多,功耗较小,封装形式多样。,1.特征尺寸(Feature Size)/(Critical Dimension)特征尺寸定义为器件中最小线条宽度(对MOS器件而言,通常指器件栅电极所决定的沟道几何长度),描述集成电路
8、工艺技术水平的三个技术指标,减小特征尺寸是提高集成度、改进器件性能的关键。特征尺寸的减小主要取决于光刻技术的改进。集成电路的特征尺寸向深亚微米发展,目前的规模化生产是0.18m、0.13m工艺,Intel目前将大部分芯片生产制程转换到0.09 m。,2.晶片直径(Wafer Diameter)为了提高集成度,可适当增大芯片面积。然而,芯片面积的增大导致每个圆片内包含的芯片数减少,从而使生产效率降低,成本高。采用更大直径的晶片可解决这一问题。晶圆的尺寸增加,当前的主流晶圆的尺寸为8吋,正在向12吋晶圆迈进。下图自左到右给出的是从2吋12吋按比例画出的圆。由此,我们对晶圆尺寸的增加有一个直观的印象
9、。,尺寸从2吋12吋成比例增加的晶圆,3.DRAM 的容量 RAM(Random-Access Memory)随机存取存储器 分为动态存储器DRAM(Dynamic)和静态存储器SRAM(Static),中国IC产业分布图,中芯国际集成电路制造有限公司 上海华虹(集团)有限公司 华润微电子(控股)有限公司 无锡海力士意法半导体有限公司 和舰科技(苏州)有限公司 首钢日电电子有限公司 上海先进半导体制造有限公司 台积电(上海)有限公司 上海宏力半导体制造有限公司 吉林华微电子股份有限公司,2006年度中国集成电路与分立器件制造前十大企业是:,飞思卡尔半导体(中国)有限公司 奇梦达科技(苏州)有限
10、公司 威讯联合半导体(北京)有限公司 深圳赛意法半导体有限公司 江苏新潮科技集团有限公司 上海松下半导体有限公司 英特尔产品(上海)有限公司 南通富士通微电子有限公司 星科金朋(上海)有限公司 乐山无线电股份有限公司,2006年度中国集成电路封装测试前十大企业是:,炬力集成电路设计有限公司中国华大集成电路设计集团有限公司(包含北京中电华大电子设计公司等)北京中星微电子有限公司 大唐微电子技术有限公司 深圳海思半导体有限公司 无锡华润矽科微电子有限公司 杭州士兰微电子股份有限公司 上海华虹集成电路有限公司 北京清华同方微电子有限公司 展讯通信(上海)有限公司,2006年度中国集成电路设计前十大企
11、业是:,集成电路(Integrated Circuit)制造工艺是集成电路实现的手段,也是集成电路设计的基础。,基础电路制造工艺,集成电路工艺技术主要包括:1、原始硅片工艺 硅单晶拉制到最终形成作为IC衬底和有源区的硅片的一整套工艺技术。2、掺杂工艺 包括各种扩散掺杂和离子注入掺杂技术。,3、微细图形加工工艺 包括图形的复印和刻蚀转移两个方面。4、介质薄膜工艺 包括各种热生长技术和各种CVD技术。5、金属薄膜工艺 包括真空蒸发技术、溅射技术和CVD技术。,集成电路制造工艺简介生产工厂简介,国外某集成电路工厂外景,净化厂房,芯片制造净化区域走廊,Here in the Fab Two Photo
12、lithography area we see one of our 200mm 0.35 micron I-Line Steppers.this stepper can image and align both 6&8 inch wafers.,投影式光刻机,Here we see a technician loading 300mm wafers into the SemiTool.The wafers are in a 13 wafer Teflon cassette co-designed by Process Specialties and SemiTool in 1995.Agai
13、n these are the worlds first 300mm wet process cassettes(that can be spin rinse dried).,硅片清洗装置,As we look in this window we see the Worlds First true 300mm production furnace.Our development and design of this tool began in 1992,it was installed in December of 1995 and became fully operational in Ja
14、nuary of 1996.,12英寸氧化扩散炉,Here we can see the loading of 300mm wafers onto the Paddle.,12英寸氧化扩散炉装片工序,Process Specialties has developed the worlds first production 300mm Nitride system!We began processing 300mm LPCVD Silicon Nitride in May of 1997.,12英寸氧化扩散炉取片工序(已生长Si3N4),2,500 additional square feet
15、of State of the Art Class One Cleanroom is currently processing wafers!With increased 300mm&200mm processing capabilities including more PVD Metalization,300mm Wet processing/Cleaning capabilities and full wafer 300mm 0.35um Photolithography,all in a Class One enviroment.,PVD,化学汽相沉积CVD,化学汽相沉积CVD,Acc
16、uracy in metrology is never an issue at Process Specialties.We use the most advanced robotic laser ellipsometers and other calibrated tools for precision thin film,resistivity,CD and step height measurement.Including our new Nanometrics 8300 full wafer 300mm thin film measurement and mapping tool.We
17、 also use outside laboratories and our excellent working relationships with our Metrology tool customers,for additional correlation and calibration.,检测工序,Above you are looking at a couple of views of the facilities on the west side of Fab One.Here you can see one of our 18.5 Meg/Ohm DI water systems
18、 and one of four 10,000 CFM air systems feeding this fab(left picture),as well as one of our waste air scrubber units(right picture).Both are inside the building for easier maintenance,longer life and better control.,去离子水生产装置,离子注入,检查晶圆,Here we are looking at the Incoming material disposition racks,库
19、房,集成电路制造工艺分类,1.双极型工艺(bipolar)2.CMOS工艺,集成电路设计与制造的主要流程框架,设计创意+仿真验证,集成电路的设计过程:,芯片制造过程,集成电路芯片的显微照片,集成电路的内部单元(俯视图),栅长为90纳米的栅图形照片,沟道长度为0.15微米的晶体管,50m,100 m头发丝粗细,1m 1m(晶体管的大小),90年代生产的集成电路中晶体管大小与人类头发丝粗细、皮肤细胞大小的比较,N沟道MOS晶体管,CMOS集成电路(互补型MOS集成电路):目前应用最为广泛的一种集成电路,约占集成电路总数的95%以上。,集成电路制造工艺,图形转换:将设计在掩膜版(类似于照相底片)上的
20、图形转移到半导体单晶片上掺杂:根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等制膜:制作各种材料的薄膜,1 双极型(NPN)集成电路工艺(典型的PN结隔离工艺),衬底准备(P型),光刻n+埋层区,氧化,n+埋层区注入,清洁表面,1.衬底准备2.第一次光刻N+隐埋层扩散孔光刻,生长n-外延,隔离氧化,光刻p+隔离区,p+隔离注入,p+隔离推进,3.外延层淀积4.第二次光刻P+隔离扩散孔光刻,光刻硼扩散区,硼扩散,5.第三次光刻P型基区扩散孔光刻,光刻磷扩散区,磷扩散,6.第四次光刻N+发射区扩散孔光刻,氧化,光刻引线孔,清洁表面,7.第五次光刻引线接触孔光刻,氧化,蒸镀金属,反刻
21、金属,8.第六次光刻金属化内连线光刻,NPN晶体管剖面图,Epitaxial layer 外延层,Buried Layer,埋层的作用,1.减小串联电阻(集成电路中的各个电极均从上表面引出,外延层电阻率较大且路径较长),2.减小寄生pnp晶体管的影响,隔离的实现,1.P+隔离扩散要扩穿外延层,与p型衬底连通。因此,将n型外延层分割成若干个“岛”。2.P+隔离接电路最低电位,使“岛”与“岛”之间形成两个背靠背的反偏二极管。,光刻掩膜版汇总,埋层区,隔离墙,硼扩区,磷扩区,引线孔,金属连线,外延层电极的引出,欧姆接触电极:金属与掺杂浓度较低的外延层相接触易形成整流接触(金半接触势垒二极管)。因此,
22、外延层电极引出处应增加浓扩散。,金属与半导体接触?,形成欧姆接触的方法?,低势垒,高复合,高掺杂,光刻,Lithography,光刻是IC制造业中最为重要的一道工艺,硅片制造工艺中,光刻占所有成本的35%,通常可用光刻次数及所需掩模的个数来表示某生产工艺的难易程度。一个典型的硅集成电路工艺包括1520块掩膜版,集成电路的特征尺寸是否能够进一步减小,也与光刻技术的近一步发展有密切的关系。通常人们用特征尺寸来评价一个集成电路生产线的技术水平。,所谓特征尺寸(CD:characteristic dimension)是指设计的多晶硅栅长,它标志了器件工艺的总体水平,是设计规则的主要部分,通常我们所说的
23、0.13m,0.09m工艺就是指的光刻技术所能达到最小线条的工艺。,光刻的定义:光刻是一种图形复印和化学腐蚀相结合的精密表面加工技术。,光刻的目的:光刻的目的就是在二氧化硅或 金属薄膜上面刻蚀出与掩膜版完全对应的几何图 形,把掩模版上的图形转换成晶圆上的器件结构,从而实现选择性扩散和金属薄膜布线的目的。,光刻的要求,对光刻的基本要求:(1)高分辨率(2)高灵敏度(3)精密的套刻对准(4)大尺寸硅片上的加工(5)低缺陷,1.高分辨率分辨率是将硅片上两个邻近的特征图形区分开来的能力,即对光刻工艺中可以达到的最小光刻图形尺寸的一种描述,是光刻精度和清晰度的标志之一。随着集成电路的集成度提高,加工的线
24、条越来越细,对分辨率的要求也越来越高。,分辨率表示每mm内能够刻蚀出可分辨的最多线条数。R=1/2L,2.高灵敏度灵敏度是指光刻胶感光的速度。为了提高产量要求曝光时间越短越好,也就要求高灵敏度。,3.精密的套刻对准集成电路制作需要十多次甚至几十次光刻,每次光刻都要相互套准。由于图形的特征尺寸在亚微米数量级上,因此,对套刻要求很高。要求套刻误差在特征尺寸的10左右。,4.大尺寸硅片的加工随着晶圆尺寸增大,周围环境会引起晶圆片的膨胀和收缩。因此对周围环境的温度控制要求十分严格,否则会影响光刻质量,5.低缺陷缺陷会使电路失效,因此应该尽量减少缺陷,5.2 光刻胶的组成材料及感光原理,光刻胶是光刻工艺
25、的核心,光刻过程中的所有操作都会根据特定的光刻胶性质和想达到的预期结果而进行微调。光刻胶的选择和光刻工艺的研发是一个非常漫长的过程。,光刻胶种类,正光刻胶(Positive optical resist)负光刻胶(Negative optical resist),Resists are organic polymers that are spun onto wafersand prebaked to produce a film 0.5-1 mm thick.,光刻胶又称光致抗蚀剂(Photo-Resist),根据光刻胶在曝光前后溶解特性的变化,有,正性光刻胶Positive Optical
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路制造工艺 集成电路 制造 工艺 PPT 课件

链接地址:https://www.31ppt.com/p-5618513.html