《《数字系统分析》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《数字系统分析》PPT课件.ppt(43页珍藏版)》请在三一办公上搜索。
1、第七章 数字系统的分析与设计,7.1 概述7.2 数字系统的扩展 7.3 数字系统的分析 7.4 数字系统的设计,7.1 概述,一、由它们组成方式的不同可把数字系统分为两大类1)由多片同一类型芯片组成的数字系统称为功能扩展2)由多片不同类型的芯片组成的数字系统称为系统综合,二、综合型数字系统分为四类1)多片不同组合逻辑芯片构成的数字系统称为组合复合型;2)由多片不同时序逻辑芯片构成的数字系统称为时序复合型;3)由组合逻辑芯片控制时序逻辑芯片所构成的数字系统称为组合时序型;4)由时序逻辑芯片控制组合逻辑芯片所构成的数字系统称为时序组合型。,7.2 数字系统的扩展,随着数字系统所处理的数据位数的增
2、加,需要对功能芯片进行扩展。一、中规模集成组合逻辑电路的功能扩展1、用两片74LS148接成16线-4线优先编码器2、试用两片74151组成“16选1”数据选择器3、试用两片3线-8线译码器74LS138组成4线-16线译码器,例:试用两片8线-3线优先编码器74LS148组成16线-4线优先编码器,1,高位片,低位片,原理:,当高位片(2)有编码输入,则YS=1,低位片(1)S1,使其无编码输出,同时,2片YEX=0,Z=1;例如:X12=0,1#输出为111,2输出为011,可分析:Z3=1,Z2Z1Z0=100;当高位片(2)无编码输入,则YS=0,低位片(1)S0,使其能接受编码输入;
3、例如:X5=0且高位片无编码输入,则2输出为111,2输出为010,可分析:Z3=0,Z2Z1Z0=101。,例:用两片74151组成“16选1”数据选择器,例:试用两片3线-8线译码器74LS138组成4线-16线译码器,二、中规模集成时序逻辑电路的功能扩展1、用74LS194构成八位双向移位寄存器。,2、试用两片74LS161接成八位二进制计数器方法一:串行进位方式(异步方法),2、试用两片74LS161接成八位二进制计数器方法二:并行进位方式(同步方法),3、试用两片同步十进制计数器74160接成二十九进制计数器。方法一:整体清零法(清零信号为29),3、试用两片同步十进制计数器74LS
4、160接成二十九进制计数器。方法二:整体置数法(置数信号为28),4、如果要构成一个M进制计数器,当MN且M为合数时,可将M分解为N1与N2之积,即将两个计数器分别接成N1进制计数器和N2进制计数器,然后以并行进位方式或串行进位方式将它们连接起来。当M不为合数时,可采用整体清零方式或整体置数方式。,M=79=63,即为63进制计数器,八十三进制计数器,例:如用两片74290采用异步级联方式组成的二位8421BCD码十进制加法计数器。模为1010=100,三、存储器容量的扩展1、位扩展的方式,10241扩展为10248,2、字扩展方式,2568扩展为10248,注意地址分配,7.3 数字系统的分
5、析,一、模块化分析方法模块化分析方法的步骤如下:(1)列出各功能模块的逻辑功能;不必从模块内部电路分析,把各模块看成黑箱处理;(2)根据给出的电路图理清各模块之间的连接关系或控制关系;(3)根据给定条件分析各模块的工作状态以及整个系统的工作状态;(4)列出整个系统的功能表或状态转换图或者画出其时序图;(5)说明整个系统的逻辑功能。,二、分析举例1、组合复合型数字系统由2片74LS283和1片74LS85组成BCD码加法器2、时序组合型数字系统1)两片4位加法器74283和4片移位寄存器74LS194组成硬件加法电路2)74LS161和74LS138组成顺序脉冲发生器3)74LS161和74LS
6、151组成的序列信号发生器,3、组合时序型数字系统用8线-3线优先编码器74LS148和同步四位二进制计数器74LS161组成的可控分频器 4、时序复合型数字系统由74LS194和74LS160组成跳频信号发生器,例7.9(P241),电路为十进制BCD码加法器,例:7.10,原理:,两片74LS283构成8位并行加法器;其中1为低四位加法,2为高四位加法。四片74LS194分别构成两个8位右移移位寄存器;根据给定输入信号可分析:当S1S0=11,将M与N装载入寄存器;当S1S0=01,使寄存器产生右移,CP1的三个上升沿使M右移三位(t2、t3、t4),即M23=M8;CP2的一个上升沿使N
7、右移一位(t2),即N21=N2;Y=M8+N2,例7.11,例7.12,原理:,原理:,1 1 1 0 1 0 0 0,电路为脉冲序列信号发生器,例7.13,原理:,若I7=0,则Y2Y1Y0=000,YEX=0,使D3D2D1D0=0000,此时74LS161为十六进制计数器;若I6=0,则Y2Y1Y0=001,YEX=0,使D3D2D1D0=0001,此时74LS161为十五进制计数器;同理,74LS161可分别控制为十四、十三、十二、十一、十、九等进制计数器,已知:74LS194的初始状态为0001,fcp1=10KHZ,fcp2=10HZ试分析输出Y波形的频率成份。,原理:,电路为跳
8、频信号发生器,CP2,Y,100ms,10/9 KHZ,10/8 KHZ,10/6 KHZ,10/2 KHZ,7.4 数字系统的设计,一、数字系统 是用来对数字信号进行采集、加工、传输、运算、处理和输出的,因此一个完整的数字系统往往包括输入模块、功能子模块、控制模块、输出模块和时基模块等5个部分,各部分具有相对的独立性,在控制模块的协调和指挥下完成各自的功能。因此可用模块化设计方法来设计数字系统。,数字系统的组成,二、模块化设计方法的步骤 逻辑抽象,确定输入、输出逻辑变量和电路状态数确定系统的时钟信号;(3)根据系统的设计要求,划分系统的模块;(4)根据各功能模块的要求选用SSI、MSI、LS
9、I实现;(5)画出数字系统电路图。,三、举例试设计一个八层电梯楼层显示控制器,要求如下:(1)能显示电梯行进楼层的位置;(2)能响应电梯楼层按钮的呼唤,控制电梯的上、下行;(3)电梯在行进时不响应呼梯;,电梯楼层显示控制器的模块图,例:试用计数器74161和数据选择器设计一个01100011序列发器。,解:由于序列长度P=8,故将74161构成模8计数器,并选用数据选择器74151产生所需序列。,例:组成脉冲分配器,试用两片74LS148接成16线-4线优先编码器试用两片CC14585组成一个8位数值比较器试用2片74LS283和1片74LS85组成BCD码加法器试用两片4位加法器74283和4片移位寄存器74LS194组成硬件算法电路试用74LS161和74LS138组成顺序脉冲发生器试用74LS161和74LS151组成的序列信号发生器试用8线-3线优先编码器74LS148和同步四位二进制计数器74LS161组成的可控分频器试用74LS194和74LS160组成跳频信号发生器,习题课 数字系统的综合,
链接地址:https://www.31ppt.com/p-5519152.html