《总线和芯片组》PPT课件.ppt
《《总线和芯片组》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《总线和芯片组》PPT课件.ppt(57页珍藏版)》请在三一办公上搜索。
1、第四章 总线与芯片组,第四章 总线与芯片组,总线功能、定义和分类,总线的三个组成部分。掌握ISA、PCI和AGP总线的规格和特点。芯片组芯片组(南桥和北桥)的基本功能。掌握Intel的常用芯片组的基本特点。主机板构成和各部分的功能。了解主板的技术术语和特点。掌握主板上各个设备接口的用途。,4.1 总线,1.总线的定义:总线就是各种信号线的集合,是计算机各部件之间传送数据、地址和控制信息的公共通路。通常根据传送信号的不同将它们分别称为地址(address bus)、数据(data bus)和控制(Control bus)三大总线。总线是数据总线、地址总线和控制总线的总称。2.总线的特性:高速:满
2、足CPU的外部访问要求标准:使得不同的设备可以和计算机主机系统连接公共:全部外部设备共同使用,数据总线 双向传送的内容CPU取指令时用于传送指令代码CPU访问存储器时用于传送数据I/O操作时用于传送外部数据产生中断时用于传送中断向量 地址总线 单向传送的地点存储器访问传送存储器地址I/O访问传送I/O地址 控制总线 传送的方向和内容定义 传送的是CPU和其它控制芯片发出的各种控制信号:读/写(W/R)、存储器或I/O口访问(M/IO)中断请求、DMA请求、DMA应答等;时钟、复位等。,4.1 总线,3.三总线的作用,总线周期,执行一个总线操作所需的时间为一个总线周期。,程序的执行过程,程序,指
3、令1,指令2,指令3,指令4,指令n,取指令,指令译码,取操作数,执行指令,存结果,指令周期,操作码,操作数,执行,指令的执行过程,取指令,指令译码,取操作数,执行指令,存结果,指令执行模拟,以Y=10+20,结果送30单元为例说明微机的执行过程。要完成该功能,第一步要查找指令表中相关的指令,见下表。,指令执行模拟,第二步编写程序:MOV AL,10 01110100 00001010 740AH AL=10ADD AL,20 00110100 00010100 3414H AL=AL+20=10+20MOV 30,AL 01010011 00011110 531EH AL送30单元HLT 0
4、1000011 43H 系统暂停,总线周期,一个基本的总线周期通常包括4个T状态,按时间的先后顺序分别称为T1、T2、T3、T4,指令周期,执行一条指令所需要的时间称为指令周期。执行一条指令的时间:取指令、执行指令、取操作数、存发结果所需的时间总和。例如:mov bx,ax 2个T Mul BL 70个T 不同指令执行时间(T)不同;同一类型指令由于操作数不同,指令周期也不同。mov bx,ax 14个T,8086总线周期示意:,8086中一个基本的总线周期由4个时钟周期组成,如果内存或I/O接口速度较慢,来不及响应,则在T3之后插入一个或多个Tw空闲周期:只有在BIU和内存或I/O之间交换数
5、据,以及填充指令队列时BIU才执行总线周期。除此之外,既不需要填充指令队列,EU也不向BIU发出总线周期请求时,系统总线处于空闲状态,进入空闲周期;有一个或多个T组成。,总线周期中各时钟周期的操作,T1周期CPU向存储器或I/O发送地址CPU向地址/数据分离器(地址锁存器)发送ALE信号T2周期给存储器或I/O发送写入的数据测试READY引脚状态,以决定是否插入等待周期发出RD或WR信号T3周期等待存储器或I/O存取数据完成使数据在CPU与存储器或I/O之间传输T4周期写入数据,片内总线 在CPU内部,寄存器之间和算术逻辑部件ALU与控制部件之间传输数据所用的总线称为片内总线(芯片内部的总线)
6、。系统总线(前端总线)一般为CPU与存储器(L2 Cache)、芯片组之间的连接总线。是CPU的数据、指令等传输通道,也是I/O总线的过度总线。I/O总线 主机与外部设备之间的连接总线。微机目前使用的I/O总线主要是PCI和ISA。其他符合总线概念的数据通道 包括USB、SCSI等。,4.1 总线,4.分类,4.1 总线,5.微机总线之间的关系,总线位宽 总线宽度指的是可以同时发送的数据位数。位宽越宽则总线每秒数据传输率越大。总线时钟频率 总线的工作时钟频率以MHz为单位,工作频率越高则总线工作速度越快。,总线带宽 带宽实质上指的是给定时间内可以发送的最大数据量,即我们常说的每秒钟传送多少MB
7、的最大稳态数据传输率。总线带宽=总线的位宽总线的工作时钟频率,4.1 总线,6.总线的主要参数,系统总线又称前端总线(FSB:Front Side Bus),目前用于连接CPU与RAM(一般是L2-Cache)。在主板上系统总线是主干,其它总线是其支干。系统总线的时钟频率系统总线的设计频率一般取决于当时RAM的速度。例:以400M的Pentium II 为例:当时的存储器采用的是PC100的SDRAM,使用Intel 440 芯片组:,4.1 总线,7.系统总线,4.1 总线,由于CPU速度的发展高于存储器速度的发展,从Intel 80486开始,CPU采用倍频技术。Pentium 4 之前系
8、统总线频率和CPU外频相同。,从Pentium 4 开始,系统总线频率高于CPU外频。,早期CPU的系统总线,4.1 总线,FSB,Intel芯片组,400MHz,845,845D/GL,533MHz,845E/G/GE/PE/GV,865P,910GL,800MHz,848P,865PE/G/GV 875P,915P/G/GV,925X,945,955,1066MHz,925XE945,955,P4 CPU,Pentium 4 1.32.6GHz,Pentium 4 A,B系列2.32.8GHz,Pentium 4 C,E,F(64位)系列2.43.6GHz,Pentium 4 E,F(64
9、位)系列33.73GHz,P4使用的芯片组支持的系统总线频率,I/O总线的作用:I/O总线用于CPU 与存储器之外的其它部件的连接,微机主要I/O设备如显卡、硬盘/光盘存储设备、网卡与主机系统的数据交换都是通过I/O总线完成的。I/O总线的特点:I/O总线在传输速度上要比系统总线低得多,与CPU速度、系统总线速度无关。I/O总线扩展槽:I/O总线还连接到一些特定的插槽上去对外开放,以便于外部的各种扩展电路板连入系统。这些插座被称为系统I/O总线扩展插槽(System Input/Output Bus Expanded Slot)。,4.1 总线,PCI总线扩展槽,ISA总线扩展槽,8.I/O总
10、线,4.1 总线,I/O总线的逻辑结构,8位ISA16位ISAEISAVESAPCI PCI ExpressISA(Industry Standard Architecture)总线:8086CPU开始使用的总线,速度较低,目前有些主板已不存在ISA总线,将逐渐被淘汰。EISA(Extended ISA)总线:扩展工业标准结构,是EISA集团为配合32位CPU而设计的总线扩展标准。用于386PC,现今已被淘汰。VESA(Video Electronics Standards Association)总线:VESA组织设计的一种开放性总线结构。32位宽度,工作频率是33MHz,数据传输率为133
11、MB/S。用于486PC,已经被PCI代替。PCI(Peripheral Component Interconnect)总线:从Pentium开始使用,目前使用最广泛的高速总线。PCI Express总线:新一代总线标准。,4.1 总线,I/O总线的发展过程,4.1 总线,ISA总线标准来源于IBM PC/AT机主板使用的系统I/O总线和扩展插槽,所以也称为AT总线(AT Bus),87年成为国际通用总线标准ISA(Industry Standard Architecture)即工业标准结构总线。8位ISA(8086PC/XT)16位ISA(80286PC/AT)ISA总线的主要性能指标如下:
12、20/24位地址线可直接寻址的内存容量为1MB/16MB。8/16位数据线。62/62+36引脚。最高时钟频率8MHz。最大传输速率16MB/s。,9.ISA总线,PCI(Peripheral Component Interconnect)即外部设备互联总线,PCI是专门为Intel Pentium处理器设计的。有32位和64位2个版本。32位PCI:工作时钟是33MHz,数据传输率为133MB/S。64位PCI:工作时钟提高到66MHz,数据传输率528MB/S。PCI的高速性能使之能支持各种高速设备,特别是3D图形加速卡。目前PCI扩展卡已成为微机高速扩展卡的主流,包括显示卡、声卡、Mod
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 总线和芯片组 总线 芯片组 PPT 课件

链接地址:https://www.31ppt.com/p-5510574.html