《典型时序电路》PPT课件.ppt
《《典型时序电路》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《典型时序电路》PPT课件.ppt(29页珍藏版)》请在三一办公上搜索。
1、6.5 若干典型的时序逻辑集成电路,6.5.1 寄存器和移位寄存器,6.5.2 计数器,6.5 若干典型的时序逻辑集成电路,1、寄存器,6.5.1 寄存器和移位寄存器,寄存器:是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。,一个触发器能存储1位二进制代码,存储 n 位二进制代码的寄存器需要用 n 个触发器组成。寄存器实际上是若干触发器的集合。,8位CMOS寄存器74HC374,脉冲边沿敏感的寄存器,8位CMOS寄存器74HC/HCT374,0,8位CMOS寄存器74LV374,高阻,H,H,H,高阻,L,L,H,存入数据,禁止输出,H,H,L,对应内部触发器的状态,L,L
2、,L,存入和读出数据,Q0Q7,DN,CP,输出,内部触发器,输 入,工作模式,74HC/HCT373功能表P215,移位寄存器是实现移位和寄存数码功能的逻辑部件。,目前常用的集成移位寄存器种类很多,如74164、74165、74166均为八位单向移位寄存器,74195为四位单向移存器,74194为四位双向移存器,74198为八位双向移存器。,由四级D触发器组成四位左移移位寄存器。,第一级D触发器接输入信号Vi,其余触发器输入D接前级输出Q,所有CP连在一起接输入移存脉冲,是同步工作方式。,2、移位寄存器,(1)单向移位寄存器,特征方程:,移位寄存器移存规律:,在移存脉冲的作用下,输入信息的当
3、前数码存入第一级触发器,第一级触发器的状态存入到第二级触发器,依此类推,高位触发器存入低位触发器状态,实现了输入数码在移存脉冲的作用下向左逐位移存。,假定:寄存器初态为0,VI=1101串行送入寄存器输入,从波形图看出:,输入信号每经过一级触发器,移动了一个移存周期,但波形形状保持不变。,(2)典型集成电路,内部逻辑图,8位移位寄存器74HC/HCT164,2.多功能双向移位寄存器,(1)工作原理,实现多种功能双向移位寄存器的一种方案(仅以FFm为例),S1S0=00,S1S0=01,高位移向低位,S1S0=10,S1S0=11,并入,不变,低位移向高位,(2)典型集成电路CMOS 4位双向移
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 典型时序电路 典型 时序电路 PPT 课件
链接地址:https://www.31ppt.com/p-5468090.html