《TTL电路原理》PPT课件.ppt
《《TTL电路原理》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《TTL电路原理》PPT课件.ppt(51页珍藏版)》请在三一办公上搜索。
1、第二章 逻辑门电路,2-1 典型TTL与非门工作原理,2-2 其它类型TTL门电路,2-3 ECL集成逻辑门,2-4 I2L集成逻辑门,2-5 MOS集成逻辑门,2-6 接口问题,小结,内容概述,2-1 典型TTL与非门工作原理,TTL与非门,TTL与非门工作原理,TTL与非门的工作速度,TTL与非门的外特性及主要参数,2-2 其它类型TTL门电路,三态逻辑门(TSL),集电极开路TTL“与非”门(OC门),2-3 ECL集成逻辑门,ECL“或/或非”门电路,ECL门的主要优缺点,2-4 I2L集成逻辑门,I2 L基本单元电路,I2 L门电路,I2 L的主要优缺点,2-5 MOS集成逻辑门,N
2、MOS反相器,NMOS门电路,CMOS门电路,2-6 接口问题,TTL与CMOS接口,CMOS 与TTL接口,内容概述,双极型集成逻辑门,MOS集成逻辑门,按器件类型分,按集成度分,SSI(100以下个等效门),MSI(103个等效门),LSI(104个等效门),VLSI(104个以上等效门),基本逻辑门的基本结构、工作原理以及外部特性,TTL与非门电路,返回,TTL与非门工作原理,输入端至少有一个接低电平,0.3V,3.6V,3.6V,1V,3.6V,T1管:A端发射结导通,Vb1=VA+Vbe1=1V,其它发射结均因反偏而截止.,5-0.7-0.7=3.6V,Vb1=1V,所以T2、T5截
3、止,VC2Vcc=5V,T3:微饱和状态。T4:放大状态。电路输出高电平为:,5V,返回,输入端全为高电平,3.6V,3.6V,2.1V,0.3V,T1:Vb1=Vbc1+Vbe2+Vbe5=0.7V3=2.1V,因此输出为逻辑低电平VOL=0.3V,3.6V,发射结反偏而集电极正偏.处于倒置放大状态,T2:饱和状态,T3:Vc2=Vces2+Vbe51V,使T3导通,Ve3=Vc2-Vbe3=1-0.70.3V,使T4截止。,T5:深饱和状态,,返回,TTL与非门工作原理,返回,输入端全为高电平,输出为低电平,输入至少有一个为低电平时,输出为高电平,由此可见电路的输出和输入之间满足与非逻辑关
4、系,TTL与非门工作原理,TTL与非门工作速度,存在问题:TTL门电路工作速度相对于MOS较快,但由于当输出为低电平时T5工作在深度饱和状态,当输出由低转为高电平,由于在基区和集电区有存储电荷不能马上消散,而影响工作速度。,改进型TTL与非门,可能工作在饱和状态下的晶体管T1、T2、T3、T5都用带有肖特基势垒二极管(SBD)的三极管代替,以限制其饱和深度,提高工作速度,返回,返回,改进型TTL与非门,增加有源泄放电路,1、提高工作速度,减少了电路的开启时间,缩短了电路关闭时间,2、提高抗干扰能力,T2、T5同时导通,因此电压传输特性曲线过渡区变窄,曲线变陡,输入低电平噪声容限VNL提高了0.
5、7V左右,TTL“与非”门的外特性及主要参数,电压传输特性,TTL“与非”门输入电压VI与输出电压VO之间的关系曲线,即 VO=f(VI),返回,Voff,VSH,Von,VSL,TTL“与非”门的外特性及主要参数,抗干扰能力,关门电平V OFF:,保证输出为标准高电平VSH的最大输入低电平值,开门电平V ON:,保证输出为标准低电平VSL的最小输入高电平值,低电平噪声容限V NL:,V NL=V OFF-VSL,高电平噪声容限V NH:,V NH=V SH-VON,TTL“与非”门的外特性及主要参数,输入特性,输入电流与输入电压之间的关系曲线,即II=f(VI),1.输入短路电流ISD(也叫
6、输入低电平电流IIL),当VIL=0V时由输入端流出的电流,2.输入漏电流IIH(输入高电平电流),指一个输入端接高电平,其余输入端接低电平,经该输入端流入的电流。约10A左右,返回,扇入系数Ni和扇出系数NO,1.扇入系数Ni是指合格的输入端的个数,2.扇出系数NO是指在灌电流(输出低电平)状态下驱动同类门的个数。,其中IOLmax为最大允许灌电流,,IIL是一个负载门灌入本级的电流(1.4mA)。No越大,说明门的负载能力越强,返回,TTL“与非”门的外特性及主要参数,平均传输延迟时间tpd,导通延迟时间tPH:L输入波形上升沿的50%幅值处到输出波形下降沿50%幅值处所需要的时间,,截止
7、延迟时间tPLH:从输入波形下降沿50%幅值处到输出波形上升沿50%幅值处所需要的时间,,平均传输延迟时间tpd:,TTL“与非”门的外特性及主要参数,返回,2-2 其它类型TTL门电路,三态逻辑门(TSL),集电极开路TTL“与非”门(OC门),集电极开路TTL“与非”门(OC门),1,0,当将两个TTL“与非”门输出端直接并联时:,产生一个大电流1、抬高门2输出低电平2、会因功耗过大损坏门器件,注:TTL输出端不能直接并联,返回,TTL与非门电路,集电极开路TTL“与非”门(OC门),当输入端全为高电平时,T2、T5导通,输出F为低电平;,输入端有一个为低电平时,T2、T5截止,输出F高电
8、平接近电源电压VC。,OC门完成“与非”逻辑功能,逻辑符号:,输出逻辑电平:低电平0.3V高电平为VC(5-30V),返回,负载电阻RL的选择,(自看作考试内容),集电极开路TTL“与非”门(OC门),返回,集电极开路TTL“与非”门(OC门),OC门需外接电阻,所以电源VC可以选5V30V,因此OC门作为TTL电路可以和其它不同类型不同电平的逻辑电路进行连接,返回,三态逻辑门(TSL),1,0,输出F端处于高阻状态记为Z,Z,返回,低电平使能,高电平使能,返回,三态门的应用,1.三态门广泛用于数据总线结构,任何时刻只能有一个控制端有效,即只有一个门处于数据传输,其它门处于禁止状态,2.双向传
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- TTL电路原理 TTL 电路 原理 PPT 课件
链接地址:https://www.31ppt.com/p-5454085.html