SOICMOS工艺及产品介绍.ppt
《SOICMOS工艺及产品介绍.ppt》由会员分享,可在线阅读,更多相关《SOICMOS工艺及产品介绍.ppt(31页珍藏版)》请在三一办公上搜索。
1、SOI/CMOS工艺及产品介绍,工程部2014-7-1,概述典型SOI材料主流制备技术 SOI器件特性产品介绍,概述,概述,1.器件尺寸缩小,给体硅集成电路发展带来问题,-静态功耗限制了Vt的进一步降低-栅氧化层厚度的降低,引起栅漏电以及带来可靠性问题-寄生闩锁效应使电路可靠性降低-功耗以及热耗问题已经成为“瓶颈”-器件隔离面积的相对增大,影响集成度和速度进一步提升-复杂的新工艺和昂贵的设备,2.对策,-深槽隔离-Halo以及倒阱结构-应变沟道-高K值栅介质材料-新衬底材料SOI-新化合物衬底材料,概述,3.SOI优势(Silicon on Insulator),-速度高:结电容小;SOI器件
2、的迁移率较高(低Vt带来纵向电场小)-功耗低:静态功耗=IL*VDD,IL较小导致静态功耗低;动态功耗=C*f*VDD;因 为结电容较低,所以动态功耗较小。-比较适合小尺寸器件 SOI器件的短沟效应较小;无体穿通问题;泄露电流小-特别适合低压低功耗器件 SOI器件-工艺步骤少,且与体硅工艺相容-抗辐照特性好 如采用全介质隔离结构,彻底消除体硅CMOS的闩锁效应,同时 具有极小的结面积,因此抗软失效、瞬时辐照的能力较强。,4.SOI存在的问题,-SOI材料质量,有待于提高。成本有待于降低。-SOI器件本身存在的寄生效应:浮体效应以及自加热效应-SOI器件特性有待于更深一步的了解,器件模型以及ED
3、A仿真工具不完善-体硅技术的快速进展也抑制了SOI的研究与应用的进程,SOI材料主流制备方法及其特点,EPISIMOXBSOISmart-Cut,顶部硅层,介质埋层,硅衬底,SOI材料主要结构,介质层,顶部硅层,SOS结构,SOI结构,1.异质外延(蓝宝石上外延硅),-把蓝宝石作为衬底,在其上外延生长单晶硅膜-只在一定程度上取得了成功,难以扩大应用 1)界面上存在晶格失配,从而产生位错、层错或者孪晶等缺陷。质量难以控制 2)蓝宝上的介电常数为10,此数值较大,会产生较大的寄生电容 3)蓝宝石与硅的热膨胀系数相差一倍,使得外延降温时,在硅中形成压应力 4)蓝宝石中的Al在高温过程中,扩散进入硅中
4、,恶化硅膜的纯度 5)蓝宝石导热性差,器件散热不良,SOI材料主要制备技术,2.注氧隔离(SIMOX)技术,-Separation by Ion Implantation Oxygen-150200keV,1.8E18 600650注入-高温退火以消除注入缺陷和进一步形成隔离层-优点 1)简单易行,能得到良好的单晶层,与常规器件工艺完全相容。2)注氧时以晶片表面为参考面,因而其顶层硅膜和氧化埋层的均匀性好,厚度 可控性好,硅-绝缘介质层界面特性较好。-缺点 1)缺陷密度较高(104cm-2),硅膜的质量不如体单晶硅。2)埋层SiO2的质量不如热生长的SiO2。3)需要昂贵的大束流注氧专用机;退
5、火炉进行高温长时间退火,因而成本较高。,3.硅片键合SOI技术(BSOI),BSOI原理示意图,-将两个抛光好的硅片,表面生长氧化层,然后对硅片进行亲水处理,使表面吸附较 多的OH-团,在室温超净环境下将两个硅片 粘合,并在氮气保护下加热到700脱水,再升温到1100退火使两个硅片完全键合,最后将顶部硅片减薄至使用要求。-优点 1)顶层硅膜为本体硅,不会产生由离子注入造成的损伤和缺陷;2)介质隔离层为热氧化膜,膜层缺陷密度和针孔密度均较低;-缺点 1)界面缺陷和顶部硅薄层的均匀性(硅厚度的10%)难以控制;2)不能得到顶部硅膜很薄的SOI结构;,4.智能剥离SOI技术(Smart-Cut),S
6、mart-Cut原理示意图,-氧化:将硅片B热氧化一层二氧化硅,将作为SOI 材料的隐埋氧化层。-离子注入:室温下,以一定能量向硅片A注入一定剂量的H+,用以在硅表面层下 产生一个气泡层。-键合:将硅片A与另一硅片B进行严格清洗和亲水处理后在室温下键合,整个B 片将成为SOI结构中的支撑片。-热处理:第一步热处理使注入、键合后的硅片(A片)在注H+气泡层处分开,上 层硅膜与B片键合在一起,形成SOI结构。A片其余的部分可循环使用。最 后将形成的SOI片进行高温处理,进一步提高SOI的质量并加强键合强度。-抛光:由于剥离后的硅表面不够平整,需做化学机械抛光,以适应器件制作要求。,-特点:1)H+
7、离子注入剂量E16,可用普通的注入机实现 2)SOI顶部硅薄膜厚度均匀性好,其厚度可由注入能量来控制 3)BOX为热氧化层,质量较好 4)剥离后余下的硅片A仍可以以用作键合衬底,大大降低了成本-目前为最具竞争力的技术。其代表公司为SOITECH,5.外延层转移SOI技术,-步骤:1)在单晶硅片上生长多孔硅,然后在 多孔硅外延单晶硅层 2)单晶硅热氧化 3)键合 4)利用水刀(WaterJet)沿多孔硅层处切开 5)去除残余多孔硅,最后在氢气气氛下 退火获得高平整度的SOI。-佳能公司己经可以提供直径300mm的SOI圆片,SOI器件特性,器件分类背栅效应短沟效应窄沟效应浮体效应自加热效应热载流
8、子退化效应抗辐射效应,SOI器件分类,-根据硅膜厚度和硅膜中掺杂浓度情况,SOI MOSFET器件可以分为三种不同的类 型:厚膜器件、薄膜器件和“中等膜厚”器件。划分的主要依据是栅下最大耗尽层 宽度xdmax:1.厚膜SOI器件,硅膜厚度大于2xdmax,通常为10002000,这种器件又称为部分 耗尽器件(PD:Partially Depleted)。1)将这一中性体区接地,则厚膜器件工作特性便和体硅器件基本类似。2)中性体区不接地而处于电学浮空状态,将出现严重的浮体效应,从而出现两 个典型的寄生效应,Kink效应和器件源、漏之间形成的基极开路寄生晶体管 效应,SOI器件分类,2.薄膜SOI
9、器件,硅膜厚度小于xdmax,通常小于800,这种器件又称为全耗尽器件(FD:Fully Depleted)。1)只要背界面不处于积累状态,薄膜全耗尽SOI器件可完全消除“翘曲效应”。适 合用于高速、低压、低功耗电路。2)由于正、背界面的耦合,器件阈值电压对硅膜厚度、背界面质量及状态的敏感 度较大,阈值电压难以调整。3)为抑制短沟道效应而采用的超薄硅膜技术,使体接触难以实现,为降低串联电 阻而采用的硅化物薄膜也难以获得良好质量。3.中等膜厚SOI器件,中等膜厚器件是指硅膜厚度介于薄膜和厚膜器件之间,其特性因 不同的背栅偏置电压而不同。可以根据不同的背栅偏压条件或呈现薄膜器件特性或 呈现厚膜器件
10、特性。,SOI器件背栅效应,-SOI器件中背栅压通过衬底、隐性介质埋层对器件Vt产生影响;总体背栅效应小于体 硅器件。1.对于PDSOI器件,由于存在中性体区,基本屏蔽了背栅压的影响,背栅效应较小;对于FDSOI器件,背栅影响较大。2.对于对于中等膜厚的NMOS SOI器件,背栅压的不同,可以改变器件状态。例如:当背栅压为负时,器件进入PD工作模式,特性曲线受影响较小;当背栅压为正时 器件进入FD模式,背栅压影响严重。,SOI器件短沟道效应,图:长沟道(左)和短沟道(右)体硅器件与SOI器件中耗尽区电荷分布示意图,Qdep是栅控耗尽层电荷,-短沟道效应(Short Channel Effect
11、s)主要是由于随着 沟道长度的减小出现电荷共享,即栅下耗尽区电荷不 再完全受栅控制,其中一部分受源、漏控制,并且随 着沟道长度的减小,受栅控制的耗尽区电荷减少,更 多的栅压用来形成反型层,使得达到阈值的栅压不断 降低1.PDSOI器件,与体硅器件基本相似2.FDSOI器件,由于栅控耗尽区的电荷在总耗尽区中所 占的比例大于体硅器件,降低了阈值电压漂移量,短 沟道效应较弱-低漏压下,SOI MOS器件的短沟效应与硅膜厚的关系 1.FD区域 Vt漂移随膜厚增大而增大 2.PD区域 Vt漂移对膜厚的变化不敏感 3.中间区域,Vt漂移存在峰值,SOI器件短沟道效应(DIBL),-漏感应势垒降低(Drai
12、n Induced Barrier Lowering)效应是另一种短沟道效应,是指随着漏压的增大,漏端耗尽区增大,并向源区延伸,会降低栅控制 的耗尽区电 荷,而且当漏端电力线扩展到源端,会引起源端势垒降低,降低栅控能力,降低阈值 电压。-SOI MOS器件的短沟DIBL效应与硅膜厚的关系 1.FD区域 Vt漂移随膜厚增大而增大 2.PD区域 Vt漂移对膜厚的变化不敏感 3.中间区域,Vt漂移存在峰值,抑制SOI器件短沟道效应,-对于FD SOI器件,减小硅膜厚是一个有效的方法-对于PD SOI器件,体区采用逆向掺杂技术。沟道掺杂较小,保证沟道载流子迁移率,底部采用较浓掺杂,以抑制短沟效应,SO
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- SOICMOS 工艺 产品 介绍
链接地址:https://www.31ppt.com/p-5448705.html