MOS场效应晶体管.ppt
《MOS场效应晶体管.ppt》由会员分享,可在线阅读,更多相关《MOS场效应晶体管.ppt(129页珍藏版)》请在三一办公上搜索。
1、MOS场效应晶体管,MOS Field Effect Transistor,Metal-Oxide-Semiconductor Field Effect Transistor,4.1 MOS管的结构、工作原理和输出特性4.1.1 MOS场效应晶体管的结构4.1.2 基本工作原理和输出特性4.1.3 MOS场效应晶体管的分类4.2 MOS场效应晶体管的阈值电压4.2.1 MOS管阈值电压的定义4.2.2 MOS管阈值电压的表示式4.2.3 非理想条件下的阈值电压4.2.4 影响阈值电压的其他因素4.2.5 阈值电压的调整技术4.3 MOS管的直流电流-电压特性4.3.1 MOS管线性区的电流-电
2、压特性4.3.2 MOS管饱和区的电流-电压特性4.3.3 亚阈值区的电流-电压特性4.3.4 MOS管击穿区特性及击穿电压4.4 MOS电容及MOS管瞬态电路模型4.4.1 理想MOS结构的电容-电压特性4.4.2 MOS管瞬态电路模型-SPICE模型,4.5 MOS管的交流小信号参数和频率特性4.5.1 MOS场效应管的交流小信号参数4.5.2 MOS场效应晶体管的频率特性4.6 MOS场效应晶体管的开关特性4.6.1 MOS场效应晶体管瞬态开关过程4.6.2 开关时间的计算4.7 MOS场效应晶体管的二级效应4.7.1 非常数表面迁移率效应4.7.2 体电荷效应对电流-电压特性的影响4.
3、7.3 MOS场效应晶体管的短沟道效应4.7.4 MOS场效应晶体管的窄沟道效应4.8 MOS场效应晶体管温度特性4.8.1 热电子效应4.8.2 迁移率随温度的变化4.8.3 阈值电压与温度关系4.8.4 MOS管几个主要参数的温度关系,场效应管:利用输入回路的电场效应来控制输出回路电流 的三极管;一种载流子参与导电,又称单极型(Unipolar)晶体管。,原理:利用改变垂直于导电沟道的电场强度来控制沟道 的导电能力而实现放大作用;,第四章 MOS场效应晶体管,双极晶体管:参加工作的不仅有少数载流子,也有多数载流子,故统称为双极晶体管,特 点,单极型器件(靠多数载流子导电);,输入电阻高:可
4、达1010(有资料介绍可达1014)以上、抗辐射能力强、;,制作工艺简单、易集成、热稳定性好、功耗小、体积小、成本低。,OUTLINE,4.1 MOS场效应晶体管结构、工作原理和输出特性,MOS管结构,两边扩散两个高浓度的N区,形成两个PN结,以P型半导体作衬底,通常,MOS管以金属Al(Metal)SiO2(Oxide)Si(Semicond-uctor)作为代表结构,基质:硅、锗、砷化镓和磷化铟等,栅材:二氧化硅、氮化硅、和三氧化二铝等,制备工艺:MOSFET基本上是一种左右对称的拓扑结构,它 是在P型半导体上生成一层SiO2 薄膜绝缘层,然 后用光刻工艺扩散两个高掺杂的N型区,从N型区
5、引出电极。,结构:环形结构、条状结构和梳状结构,MOS管工作原理,栅压从零增加,表面将由耗尽逐步进入反型状态,产生电子积累。当栅压增加到使表面积累的电子浓度等于或超过衬底内部的空穴平衡浓度时,表面达到强反型,此时所对应的栅压称为阈值电压UT。,正常工作时的偏置,强反型时,表面附近出现的与体内极性相反的电子导电层称为反型层沟道,以电子导电的反型层称做N沟道。,感应表面电荷,一种典型的电压控制型器件,电流通路从漏极经过沟道到源极,(VCCS),UGS=0,UDS0,漏端PN结反偏,反偏电流很小器件截止,UGS0,UDS0,表面形成沟道,漏区与源区连通,电流明显;器件导通,zero applied
6、bias,源极和漏极之间始终有一个PN结反偏,IDS=0,分析:,漏-源输出特性,下面分区讨论各区的特点,曲线与虚线的交点为“夹断点”,(1)截止区特性(UGS UT 开启电压),外加栅电压UGS在表面产生感应负电荷,随着栅极电压的增加,表面将逐渐形成耗尽层。但耗尽层电阻很大,流过漏源端的电流很小,也只是PN结反向饱和电流,这种工作状态称为截止状态。,Operation Modes,(2)线性区特性(UGS UT)曲线OA段,当UGS UT后,表面形成强反型导电沟道,若加上偏置电压UDS,载流子就通过反型层导电沟道,从源端向漏端漂移,由漏极收集形成漏-源电流IDS。UGS增大,反型层厚度亦增厚
7、,因而漏-源电流线性增加。,表面形成反型层时,反型层与衬底间同样形成PN结,这种结是由表面电场引起的;场感应结,UDS不太大时,导电沟道在两个N区间是均匀的;,(3)沟道夹断曲线A点,表面强反型形成导电沟道时,沟道呈现电阻特性,漏-源电流通过沟道电阻时,将在其上产生电压降。,栅绝缘层上的有效电压降从源到漏端逐渐减小,UDS很大时,降落在栅下各处绝缘层上的电压不相等,反型层厚度不相等,因而导电沟道中各处的电子浓度不相同;,UDS较大时,靠近D区的导电沟道变窄。,当电压继续增加到漏端栅绝缘层上的有效电压降低于表面强反型所需的阈值电压UT 时,漏端表面的反型层厚度减小到零,即漏端处沟道消失,只剩下耗
8、尽区,这就是:沟道夹断。使漏端沟道夹断所需加的漏-源电压UDS称为饱和漏-源电压(UDsat),对应的电流 I 称为饱和漏-源电流(IDsat)。,沟道夹断条件,UDS=UGS UT,UDS+UT=UGS,(4)饱和区特性曲线AB段,继续增加UDS比UDsat大得多时,(UDS UDsat)将降落在漏端附近的夹断区上,夹断区将随UDS的增大而展宽,夹断点将随UDS的增大而逐渐向源端移动,导电沟道的有效厚度基本不再改变,栅下面表面被分成反型导电沟道区和夹断区两部分。,沟道中的载流子不断地由源端向漏端漂移,当到达夹断点时,立即被夹断区的强电场扫入漏区,形成漏极电流。,漏源电流基本上不随UDS的增大
9、而上升。,(5)击穿特性曲线BC段,当UDS 达到或超过漏端PN结反向击穿电压时,漏端PN结发生反向击穿;,转移特性(输入电压-输出电流),当UGS UT 时,随着UGS的增加,沟道中导电载流子数量增多,沟道电阻减小,在一定的UDS的作用下,漏极电流上升。UGS UT 后,进入亚阈值区工作,漏极电流很小。,MOS晶体管的转移特性:漏源极电流IDS随栅源电压UGS变化的曲线,反映控制作用的强弱,平方律关系,管子工作于放大区时函数表达式,UTN,开启电压,截止,夹断区,4.1.3 MOSFET的分类,根据导电沟道的起因和沟道载流子的类别可分成4种;,1、N沟道和P沟道MOS场效应晶体管,加上漏-源
10、偏压后,输运电流的电子从源端流向漏端。,N沟道MOS场效应晶体管,P沟道MOS场效应晶体管,增强型和耗尽型,按零栅压时(UGS0),是否存在导电沟道来划分;,UGS=0时,不存在导电沟道,漏源间被背靠背的PN结二极管隔离,即使加上漏源电压,也不存在电流,器件处于“正常截止状态”;,增强型器件,当衬底杂质浓度低,而SiO2层中的表面态电荷密度又较大,在零栅压时,表面就会形成反型导电沟道,器件处于导通状态;,要使沟道消失,必须施加一定的反向栅压,称为阈值电压(夹断电压);,二者的差别:在于耗尽型管的二氧化硅绝缘层中掺有大量的碱金属正离子(如Na+或K+),会感应出大量的电子。,耗尽型器件,电路中的
11、电学符号教材有误,4.2 决定阈值电压的因素,4.2.1 阈值电压的定义,阈值电压在漏-源之间半导体表面处感应出导电沟道所需加在栅电极上的电压UGS。表示MOS管是否导通的临界栅-源电压。,工作在饱和区时,将栅压与沟道电流关系曲线外推到零时所对应的栅电压;,使半导体表面势US=2,为衬底半导体材料的费米势,US的大小相当于为使表面强反型所需加的栅电压。,外推,UDS0,4.2.2 阈值电压的相关因素,阈值电压表面出现强反型时所加的栅-源电压;强反型表面积累的少子浓度等于甚至超过衬底 多子浓度的状态;,P型衬底,N沟强反型时能带图,金属栅板上的面电荷密度,表面态电荷密度,导电电子电荷面密度,表面
12、耗尽层空间电荷面密度,衬底掺杂浓度NB,EF,+,-,电荷分布,Charge Distribution,Strong Inversion,band bending,surface potential,Inversion region,Depletion region,Neutrals region,Band diagram,(p-type substrate),Ideal MOS Curves,Oxide,Semiconductor surface,P-type silicon,表面强反型时,表面耗尽层(surface depletion-layer)宽度达到最大,电荷密度也达到最大值,电中性
13、条件要求,反型层(inversion layer)电子只存在于极表面的一层,简化为,理想条件下的阈值电压,忽略氧化层中的表面态电荷密度,理想情况下,表面势完全产生于外加栅极电压,外加栅压,栅氧化层上的电压降,(向衬底方向的厚度),栅氧化层的单位面积电容,达到强反型的条件US=2F,可得 理想阈值电压为,实际阈值电压,栅压为零时,表面能带已经发生弯曲,平带电压,表面态电荷影响的栅源电压,栅电压为,Flat band condition,阈值电压为,N沟的平衡状态时的阈值电压,衬底掺杂浓度越高,阈值电压也越高;,金属半导体功函数差越大,阈值电压越高;,N沟,P型衬底中Ei EF,因而F为正;,漏-
14、源电压UDS=0时,表面反型层中的费米能级和体内费米能级处在同一水平,,NMOS管,4.2.3 非理想条件下的阈值电压,在MOS结构中,当半导体表面形成反型层时,反型层与衬底半导体间同样形成PN结,这种结是由半导体表面的电场引起的,称为感应结。,当漏-源电压UDS=0时,感应PN结处于平衡状态,表面反型层和体内费米能级处于同一水平。,UBS=0,UDS 0时非平衡状态下的阈值电压,反型沟道,U(y),UBS=0,UDS 0时沟道压降直接加到反型层与衬底所构成的场感应结上,使场感应结处于非平衡状态。,沟道反型层中少子的费米能级EFn与体内费米能级EFP将不再处于同一水平;,Non-equilib
15、rium Condition,结两边的费米能级之差,EFP EFn=qU(y),表面势则增大,US=2F+U(y),表面耗尽层宽度也随着外加电压的增大而展宽,耗尽层的最大电荷密度,非平衡状态下的阈值电压,NMOS管,UBS=0,UBS 0时的阈值电压,假定外加UGS已使表面反型,加在衬-源之间的UBS使场感应结承受反偏,系统进入非平衡状态,引起以下两种变化:场感应结过渡区两种载流子的准费米能级不重合。表面耗尽层的厚度及电荷面密度随UBS的改变而变化。,对照其他PN结反偏电压,假定:,衬底多子的准费米能级不随体内到表面的距离变化,保持为常数。场感应结过渡区少子准费米能级与衬底多子准费米能级隔开一
16、段距离,在P型衬底中是,(N 沟道),(P 沟道),此时:,阈值电压的增量,NMOS管的增量,N沟道MOS有:,PMOS管的增量,由此可以看出:,|UT|正比于tOX 及,NB为衬底掺杂浓度。,NMOS场效应晶体管的QBm0,PMOS场 效应晶体管的QBm0,UTn0,所以增加偏衬电压 使器件向增强型变化;,时,正比于,为了描述阈值电压随衬偏电压的变化,人们定义了衬偏调制系数:,已知:,一般需要UT随UBS的变化愈小愈好,为了满足这一要求,需要选择低掺杂衬底和减薄二氧化硅层的厚度。,衬底偏置电压UBS 对UT 的影响,阈值电压随着衬底偏置电压的增大而向正值方向漂移。,衬底杂质浓度愈高,阈值电压
17、的漂移愈大。,例如:衬底杂质浓度N=1014 cm3,阈值电压的漂移量也不到1 V,但当衬底杂质浓度增大到N=1017 cm3时,即使衬底偏置电压只有5 V,阈值电压的漂移量却达到7 V之多。,4.2.4 影响阈值电压的其他因素,1栅SiO2厚度对阈值电压的影响,栅氧化层电容COX愈大,阈值电压的绝对值愈小,增大栅电容的关键是制作薄且致密的优质栅氧化层,厚度大都为100150 nm;,选用介电系数更大的材料作栅绝缘层,如Si3N4的介电系数是6.2;必须先将硅层上生长(5060 nm)的SiO2层作为过渡层,然后再生长Si3N4层;,2功函数差 的影响,电子亲和能,功函数差随衬底杂质浓度的变化
18、而改变,但变化的范围不大,如衬底的杂质浓度由1015 cm3变化到1017 cm3时,其变化值只略大于0.1 V。,功函数差越大,阈值电压越高;,选择功函数差低的材料,如多晶硅等栅极材料。在选择功函数差低的材料的基础上,适当降低衬底杂质浓度NB,减小栅下面SiO2的厚度。,3表面态电荷密度QSS的影响,一般工艺条件下,表面态电荷密度在10111012 cm2范围内。这时若栅氧化层厚度tOX=150nm,则表面态电荷密度由1011 cm2变化到1012 cm2,阈值电压的改变可以达到6 V之多。,表面态电荷密度,1,要制得N沟增强型的器件,可以用适当提高衬底杂质浓度的办法来实现(曲线向右部分);
19、,UT 0,UT 0,4衬底杂质浓度的影响,UBS=0,衬底杂质浓度愈低,表面耗尽层的空间电荷对阈值电压的影响愈小。,在结构已选定、工艺稳定条件下,能够通过调整衬底掺杂浓度及二氧化硅层厚度来控制阈值电压。,阈值电压的增量,4.2.5 阈值电压的调整技术,现代MOS器件工艺中,已大量采用离子注入技术通过沟道注入来调整沟道杂质浓度,以满足阈值电压的要求。,离子注入调整阈值电压选用低掺杂材料作为衬底,采用适当步骤向PMOS或NMOS管沟道区注入一定数量的与衬底导电类型相同或相反的杂质,从而将阈值电压调整到期望的数值上。向沟道区注入杂质离子,既可做成表面沟道器件,也可以形成隐埋沟道。,注入离子实际上是
20、在足够大的衬底面积上进行扫描。,离子注入后的热退火以及后续工艺步骤中的热处理都会使注入杂质扩散。,1用离子注入掺杂技术调整阈值电压,注入剂量,原始衬底掺杂浓度,离子注入浓度平均值,注入浓度分布,深度,(1)浅注入,注入深度远小于表面最大耗尽层厚度,(2)深注入,深度大于强反型下的表面最大耗尽区厚度,表面反型层及表面耗尽区全都分布于杂质浓度均匀的区域,(3)中等深度注入,dS小于表面最大耗尽区厚度,但二者大小可以比拟的情形,衬偏调制系数:,浅注入,浅深注入,中等深度注入,实际工艺中多半采用较容易实现的中等深度注入,当UBS 2.6 V时,最大表面耗尽层厚度小于注入深度,属于深注入情形,只有UBS
21、 2.6 V时,最大表面耗尽层厚度才会大于注入深度。为了获得良好的特性,采用这种方式注入时,应适当地减小注入深度dS。,2用埋沟技术调整MOS管的阈值电压,(1)埋沟MOS管的特性,注入较浅,Xj(注入结深度)较小的器件,外加UGS的数值足够大,半导体表面随UGS在耗尽和弱反型区变化时沟道开始夹断,夹断以后再增加UGS的数值,器件一直是截止的,UBS 较小时,UGS增大到表面强反型时沟道尚未夹断,从此继续增加UGS,由于表面耗尽区不再扩展,沟道不可能夹断,任意UGS之下MOS场效应晶体管始终是导通的,(2)采用埋沟技术控制MOS管阈值电压的大小,漏端附近纵向沟道区体积元,衬底,表面耗尽区厚度,
22、沟道厚度,PN结空间电荷,沟道夹断条件,XS+Xn=Xj,PN结空间电荷区宽度与外加电压的关系,沟道厚度为0,埋沟预先深度控制导电沟道;,对于结构已定的器件,用埋沟技术就能够控制器件沟道是夹断或是夹不断的情况,从而得到不同的转移特性;,用埋沟技术,可以削弱UBS对阈值电压的影响。,4.3 MOS管的直流电流-电压特性,定量分析电流-电压特性,一级效应的6个假定:,漏区和源区的电压降可以忽略不计;在沟道区不存在复合-产生电流;沿沟道的扩散电流比由电场产生的漂移电流小得多;在沟道内载流子的迁移率为常数;沟道与衬底间的反向饱和电流为零;缓变沟道近似成立,即跨过氧化层的垂直于沟道方向的电场分量EX与沟
23、道中沿载流子运动方向的电场分量EY无关。沿沟道方向电场变化很慢。,4.3.1 线性区的电流-电压特性,沟道从源区连续地延伸到漏区,电子流动方向为y方向,U(y),沟道的三个参数:长度L、宽度W和厚度d,在沟道中的垂直方向切出一个厚度为dy的薄片来,阻值为:,在该电阻上产生的压降为:,根据:,因此,引进 增益因子,当UDS比较小时,线性关系,管的导通电阻,线性工作区的直流特性方程,当UDS很小时,IDS与UDS成线性关系。UDS稍大时,IDS上升变慢,特性曲线弯曲。,(电压除电流),4.3.2 饱和区的电流-电压特性,漏-源电压增加,沟道夹断时(临界)IDS不在变化,进入饱和工作区,漏-源饱和电
24、压,漏-源饱和电流,继续增加UDS,则沟道夹断点向源端方向移动,在漏端将出现耗尽区,耗尽区的宽度Xd 随着UDS的增大而不断变大(耗尽区向左扩展);,沟道漏端已夹断的nMOSFET,当UDS增大时,将随之增加。,这时实际的有效导电沟道长度已从L变为L,,实际上工作区的电流不是不变的,对应的漏-源饱和电流,在N型沟道中运动的电子到达沟道夹断处时,被漏端耗尽区的电场扫进漏区形成电流;,沟道调制系数,沟道长度调变效应:漏-源饱和电流随着沟道长度的减小而增大的效应。,当栅压UGS稍微低于阈值电压UT时,沟道处于弱反型状态,流过漏极的电流并不等于零,这时的工作状态处于亚阈值区,流过沟道的电流称为亚阈值电
25、流。此时漏-源电流主要是扩散电流:,电流流过的截面积A,亚阈值电流,4.3.3 亚阈值区的电流-电压特性,n(x)为电子的浓度,根据电流连续性的变化,电子的浓度在沟道中的线性分布为:,亚阈值电流是:,近似方法,有效沟道厚度,指数变化,当栅极电压低于阈值电压时,电流随栅极电压呈指数变化。在亚阈值区,当漏极电压分别为0.1 V及10 V时,电流变化趋势无明显差别。,栅压,(向下纵深),用栅极电压摆幅S来标志亚阈值特性,它代表亚阈值电流IDS减小一个数量级对应的栅-源电压UGS下降量;,当管的栅氧化层厚度为570,衬底掺杂浓度为5.61016 cm3时,使电流减小一个数量级所需的栅极电压摆幅S为83
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MOS 场效应 晶体管

链接地址:https://www.31ppt.com/p-5440493.html