FPGA门级结构及其时序基础.ppt
《FPGA门级结构及其时序基础.ppt》由会员分享,可在线阅读,更多相关《FPGA门级结构及其时序基础.ppt(77页珍藏版)》请在三一办公上搜索。
1、FPGA门级结构及其时序约束与分析基础,常用设计约束种类时序约束:规范设计的时序行为,表达设计者期望满足的时序条件,指导综合和布局布线阶段的优化方法等。区域与位置约束:主要指芯片I/O引脚位置,以及指导工具在芯片特定的物理区域进行布局布线。其他约束:目标芯片型号、电气特性等。时序约束的作用:提高设计的工作频率;获得正确的时序报告。,几种常见的时序约束的基本概念,1.周期与最高频率:通常指时钟所能达到的最高工作频率。2.时钟建立时间tsu:指时钟到达前,数据和使能信号已经准备好的最小时间间隔。3.时钟保持时间th:指能保证有效时钟沿正确采样的数据和使能信号在时钟沿之后的最小稳定时间间隔。4.时钟
2、输出延时tco:指从时钟有效沿到数据有效输出的最大时间间隔。5.引脚到引脚的延时tpd:信号从输入管脚进来到达输出管脚的最大时间间隔。6.Slack:是否满足时序的称谓。正的Slack表示满足时序,负的Slack表示不满足时序。7.时钟偏斜(clock shew):指一个同源时钟到达两个不同的寄存器时钟端的时间差别。,FPGA优势,FPGA优势,FPGA之所以流行,关键在于只要通过合适的编程,它就可以实现任意电路。相对于VLSI(超大规模集成电路)和MPGA(掩模可编程门阵列)等定制技术,使用标准FPGA有两个重要的优点:降低一次性费用(NRE)缩短上市时间,一般地,生产第一款芯片的一次性费用
3、需要10万到25万美元,相反,只要对FPGA编程就可以实现用户所需的功能,这样用户就不需要支付一次性费用。这使得FPGA成为中小量产规模电路设计最廉价的实现方法。然而,FPGA也为可编程特性付出了代价。在MPGA(掩模可编程门阵列)和VSLI中,电路时用金属线互联的,FPGA却一定要通过可编程开关来连接电路,这些开关比金属线的电阻大,从而引入的大量的分布电容和寄生电容。实现同一功能,FPGA面积也要比MPGA大得多(约10倍),速度却是MPGA的1/3。由于FPGA市场竞争激烈,FPGA的供应商正努力寻找更好的结构以获得速度和密度上的优势。,FPGA优势,FPGA结构,FPGA结构,Xilin
4、x FPGA芯片的基本结构,FPGA结构(岛形FPGA结构),逻辑单元块,连接盒,开关盒,可编程布线资源被配置成逻辑单元块之间或者从逻辑单元块到输入/输出端口所需要的连接。,FPGA结构,FPGA芯片内部H型时钟树结构目的:保证时钟到达不同寄存器的时间同步,必要时采用锁相环,FPGA结构,Quartus II 中Floor plan及其放大图两条白色的纵向线是其DSP资源,而7条绿色的纵向线是其片内RAM资源,在这之间的浅蓝色部分是数量众多的LE资源,FPGA结构,Quartus II 中底层查看LE的内部结构图,FPGA结构,IOB中一个单元的结构图,SRAM与Flip-Flop门级结构,S
5、RAM结构,基于SRAM查找表的FPGA,SRAM结构,SRAM在FPGA中的功能示例,SRAM结构,一个8KB的SRAM内部结构图,SRAM结构,CMOS管与NMOS管构成的SRAM存储单元,SRAM结构,T2与T3导通时工作原理,Flip-Flop结构,Flip-Flop结构,与非门组成的维持-阻塞边沿D触发器,FPGA设计流程,FPGA设计流程,FPGA设计流程,对设计者,对设计工具,FPGA设计流程,EDA工具的详细综合流程,FPGA时序路径,从引脚到引脚,几个时序约束的基本概念,1.周期和最高频率:指时钟的周期和最高工作频率。2.时钟建立时间:时钟到达前,数据和使能信号已经准备好的最
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 结构 及其 时序 基础
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-5431451.html