EMC整改及PCB设计(培训资料).ppt
《EMC整改及PCB设计(培训资料).ppt》由会员分享,可在线阅读,更多相关《EMC整改及PCB设计(培训资料).ppt(38页珍藏版)》请在三一办公上搜索。
1、EMC整改及PCB设计,SGS SZ EMC LabTony_Wu,EMC问题,电磁兼容性(EMC)EMC定义:在同一电磁环境中,设备能够不因为其他设备的干扰影响正常工作,同时也不对其他设备产生影响工作的干扰。EMC三要素,缺少任何一个都构不成EMC问题。,EMC整改方法,EMC整改定义 是指产品在功能调试或EMC测试过程中出现问题后所采取的弥补手法。,问题出现前,EMC整改,问题出现后,EMC设计,EMC问题定位,整改的前提是定位,没有定位过程的整改就像无头的苍蝇一样到处乱撞,只有找到了问题所在,才能采用相应的EMC措施,这样可以做到事半功倍定位有两种手段:一种是直觉判断,需要完全依靠工程师
2、积累的EMC经验来判断,另一种是比较测试,依靠测试仪器和EMC经验的结合来对问题进行详细的定位判断。,EMC常见整改方法,干扰滤波技术切断干扰沿信号线或电源线传播的路径电磁屏蔽技术切断干扰沿信号线或电源线传播的路径地线干扰与接地技术通过改善信号的回流环路降低其所产生的干扰其它方式通过改变干扰源的强度或频率来降低干扰,EMC常见问题的类型,RE(辐射)问题ESD(静电)问题CI(传导抗扰度)问题,RE整机定位,信号电缆定位,屏蔽定位,常见的滤波器,电源滤波器,共模扼流圈,差模电容,共模电容,共模滤波电容受到漏电流的限制,常见的滤波器,常用的信号线滤波器,滤波器接地阻抗,实际干扰电流路径,常用的滤
3、波电路实例,芯片的电源必须有滤波总线驱动和接收芯片的电源必须有良好的滤波电路,具体芯片:CPU,Flash,SDRAM不同的IC使用同一电源时应分别采用滤波电路,VCC,电容,Bead,常用的滤波电路实例,晶振的电源滤波设计采用磁珠大电容高频电容的滤波方式给晶体进行滤波,GND,晶振,R,BEAD,GND,电容,常用的滤波电路实例,时钟信号的滤波电路注意适当的选取R(R可以是电阻,电感或磁珠)和C1,C2的值;GND尽量选取最靠近芯片的地,常用的滤波电路实例,常用的信号线或排线的滤波电路注意适当的选取R(R可以是单独的电阻,电感或磁珠,也可以是排阻,排感或排磁珠)和C1,C2,C3,的值;,接
4、地技术,单点接地(串联单点接地和并联单点接地),1,2,3,1,2,3,串联单点接地优点:简单缺点:公共阻抗耦合,I1,I2,I3,I1,I2,I3,A,B,C,A,B,C,R1,R2,R3,并联单点接地优点:无公共阻抗耦合缺点:接地线过多,接地技术,多点接地(丛多个不同的点接地),R1,R2,R3,L1,L2,L3,电路1,电路2,电路3,接地技术,混合接地,Vs,地电流,Rs,Vs,安全接地,Rs,安全接地,地环路电流,接地技术,接地追求的效果尽可能营造信号电流流回信号源的地阻抗路径;使地电流所形成的地环路面积尽可能的小 I1 I2 信号流 地环路,接地技术,常用的接地方法实例滤波器良好接
5、地滤波器的接地线是否尽可能短;金属外壳的滤波器的接地最好直接通过其外壳和地之间的大面积搭接。,接地技术,时钟源外壳接地晶体外壳应该接地处理;晶振的接地脚应该接地;而且应选取比较干净靠近时钟源的地接地,接地技术,显示屏的金属外壳应接地开关管或IC的散热片应接地通常来说,开关管和IC的散热片是噪声源,保持其正确良好的接地可以抑制干扰隔离变压器(光隔离器)应选择正确的接地悬空屏蔽线缆的金属外壳应选择大面积的接地各模块之间的地应保持良好的搭接,屏蔽技术,电磁屏蔽作用的大小用屏蔽效能度量:SE=20 lg(E1/E2),屏蔽前的场强E1,屏蔽后的场强E2,屏蔽技术,屏蔽的类型:结构屏蔽(屏蔽罩,金属壳)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EMC 整改 PCB 设计 培训资料

链接地址:https://www.31ppt.com/p-5428888.html