DDR系列基础知识讲解.ppt
《DDR系列基础知识讲解.ppt》由会员分享,可在线阅读,更多相关《DDR系列基础知识讲解.ppt(56页珍藏版)》请在三一办公上搜索。
1、DDR系列基础知识讲解,目录,DDR的种类DDR的发展名词解析DDR特性分析图形解析DDR性能比较DDR3基础知识讲解DDR未来展望,2011-7-18,DDR的种类,DDR SDRAM:Double Data Rate Synchronous Dynamic Random Access Memory,双倍数据率同步动态随机存取存储器;DDR2 SDRAM:Double-Data-Rate Two Synchronous Dynamic Random Access Memory,第二代双倍数据率同步动态随机存取存储器;DDR3 SDRAM:Double-Data-Rate Three Sync
2、hronous Dynamic Random Access Memory,第三代双倍数据率同步动态随机存取存储器;DDR4 SDRAM:Double-Data-Rate Fourth Synchronous Dynamic Random Access Memory,第四代双倍数据率同步动态随机存取存储器。,2011-7-18,DDR的发展,DDR的发展,SDRAM,DDR的发展,DDR,DDR的发展,DDR2,DDR的发展,DDR3,DDR的发展,DDR4,DDR的发展,DDR SDRAM可在一个时钟周期内传送两次数据,DDR的发展,内存核心频率与数据传输率的比较,DDR的发展,DDR数据传输
3、速度为系统钟频率的两倍,能在选通脉冲的上升沿和下降沿传输数据DDR芯片和模块,DDR的发展,DDR2的数据传输速度为系统时钟频率的四倍DDR2芯片和模块,DDR的发展,DDR3的数据传输速度为系统时钟频率的8倍DDR3芯片和模块,DDR的发展,Samsung-DDR数据传输速率与供电电压的走势,DDR的发展,Samsung-DDR的带宽与数据传输率上升轨迹,名词解析,RAS:Row Address Strobe,行地址选通脉冲;CAS:Column Address Strobe,列地址选通脉冲;tRCD:RAS to CAS Delay,RAS至CAS延迟;CL:CAS Latency,CAS
4、潜伏期(又称读取潜伏期),从CAS与读取命令发出到第一笔数据输出的时间段;RL:Read Latency,读取潜伏期;tAC:Access Time from CLK,时钟触发后的访问时间,从数据I/O总线上有数据输出之前的一个时钟上升沿开始到数据传到I/O总线上止的这段时间;,2011-7-18,名词解析,tWR:Write Recovery Time,写回,保证数据的可靠写入而留出足够的写入/校正时间,被用来表明对同一个bank的最后有效操作到预充电命令之间的时间量;BL:Burst Lengths,突发长度,突发是指在同一行中相邻的存储单元连续进行数据传输的方式,连续传输所涉及到存储单元
5、(列)的数量就是突发长度(SDRAM),在DDR SDRAM中指连续传输的周期数;Precharge:L-Bank关闭现有工作行,准备打开新行的操作;tRP:Precharge command period,预充电有效周期,在发出预充电命令之后,要经过一段时间才能允许发送RAS行有效命令打开新的工作行;,名词解析,AL:Additive Latency,附加潜伏期(DDR2);WL:Write Latency,写入命令发出到第一笔数据输入的潜伏期;tRAS:Active to Precharge Command,行有效至预充电命令间隔周期;tDQSS:WRITE Command to the
6、first corresponding rising edge of DQS,DQS相对于写入命令的延迟时间;,名词解析,逻辑BankSDRAM的内部是一个存储阵列,要想准确地找到所需的存储单元就先指定一个(row),再指定一个列(Column),这就是内存芯片寻址的基本原理。L-Bank存储阵列示意图,名词解析,芯片位宽SDRAM内存芯片一次传输率的数据量就是芯片位宽,那么这个存储单元的容量就是芯片的位宽(也是L-Bank的位宽);存储单元数量=行数*列数(得到一个L-Bank的存储单元数量)*L-Bank的数量也可用M*W的方式表示芯片的容量,M是该芯片中存储单元的总数,单位是兆(英文简写
7、M,精确值是1048576),W代表每个存储单元的容量,也就是SDRAM芯片的位宽,单位是bit;DDR SDRAM内部存储单元容量是芯片位宽(芯片I/O口位宽)的一倍;DDR2 SDRAM内部存储单元容量是芯片位宽的四倍;DDR3 SDRAM内部存储单元容量是芯片位宽的八倍;DDR4 SDRAM内部存储单元容量是芯片位宽的八倍。,特性分析,存储原理存储原理示意图:行选与列选信号将使存储电容与外界间的传输电路导通,从而可进行放电(读取)与充电(写入)。另外,图中刷新放大器的设计并不固定,目前这一功能被并入读出放大器(Sense Amplifier,简称S-AMP);,特性分析,DDR延迟锁定回
8、路(DLL)的任务是根据外部时钟动态修正内部时钟的延迟来实现与外部时钟的同步;DLL有时钟频率测量法(CFM,Clock Frequency Measurement)和时钟比较法(CC,Clock Comparator);CFM是测量外部时钟的频率周期,然后以此周期为延迟值控制内部时钟,这样内外时钟正好就相差一个时钟周期,从而实现同步。DLL就这样反复测量反复控制延迟值,使内部时钟与外部时钟保持同步。CFM式DLL工作示意图,特性分析,DDRCC的方法则是比较内外部时钟的长短,如果内部时钟周期短了,就将所少的延迟加到下一个内部时钟周期,然后再与外部时钟做比较,若是内部时钟周期长了,就将多出的延
9、迟从下一个内部时钟刨除,如此往复,最终使内外时钟同步。CC式DLL工作示意图,特性分析,CFM与CC各有优缺点,CFM的校正速度快,仅用两个时钟周期,但容易受到噪音干扰,如果测量失误,则内部的延迟就永远错下去。CC的优点则是更稳定可靠,如果比较失败,延迟受影响的只是一个数据,不会涉及到后面的延迟修正,但它的修正时间要比CFM长。,特性分析,CK#起到触发时钟校准的作用,由于数据是在CK的上下沿触发,造成传输周期缩短了一半,因此必须要保证传输周期的稳定以确保数据的正确传输,这就要求CK的上下沿间距要有精确的控制。但因为温度、电阻性能的改变等原因,CK上下沿间距可能发生变化,此时预期相反的CK#就
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DDR 系列 基础知识 讲解

链接地址:https://www.31ppt.com/p-5427128.html