CMOS静态门电路的功耗.ppt
《CMOS静态门电路的功耗.ppt》由会员分享,可在线阅读,更多相关《CMOS静态门电路的功耗.ppt(22页珍藏版)》请在三一办公上搜索。
1、半导体集成电路,CMOS静态门电路的功耗,内容提要,功耗的组成静态功耗及减小措施举例动态功耗及减小措施举例CMOS静态门电路的小结,1.当输入信号为0时:,输出保持1不变,没有电荷转移,3.当输入信号从01(发生跳变)时:,输出从“1”转变为“0”,有电荷转移,0,1,2.当输入信号为VDD时:,输出保持0不变,没有电荷转移,CMOS反相器的功耗,动态功耗,CMOS反相器的功耗,功耗组成:1.静态功耗 2.动态功耗,1.静态功耗PS,在输入为0或1(VDD)时,两个MOS管中总是一个截止一个导通,因此没有从VDD到VSS的直流通路,也没有电流流入栅极,因此其静态电流和功耗几乎为0。,常规,对于
2、深亚微米器件,存在泄漏电流Ileakage,VDD Ileakage,Vout,随着特征尺寸的减小,泄漏电流功耗变得不可忽视,减小泄漏电流功耗是目前的研究热点之一。,Ipn=AJS,由越过沟道区的少数载流子扩散电流引起的,反向偏置二极管漏电流,亚阈值漏电流,由少数载流子的扩散引起,类似横向晶体管,0.10.1之间,亚阈值振幅系数,VT降低,Isub增大,但VT增加,速度减慢,存在速度和功耗的折中考虑,降低待机功耗的方法举例:,正常工作时采用低阈值电压,以减少CMOS电路的延迟时间,待机时采用高阈值电压,以减少CMOS电路的泄漏电流,保持速度性能的基础上,大幅度降低功耗,高Vt,低Vt,VDD,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 静态 门电路 功耗
链接地址:https://www.31ppt.com/p-5422011.html