CMOS模拟集成电路设计-ch3单级放大器.ppt
《CMOS模拟集成电路设计-ch3单级放大器.ppt》由会员分享,可在线阅读,更多相关《CMOS模拟集成电路设计-ch3单级放大器.ppt(37页珍藏版)》请在三一办公上搜索。
1、2023/7/5,1,CMOS模拟集成电路设计,单级放大器,2023/7/5,提纲,2,提纲,1、共源级放大器2、共漏级放大器(源跟随器)3、共栅级放大器4、共源共栅级放大器,2023/7/5,3,2023/7/5,共源级放大器,4,1、共源级放大器,1.1 电阻做负载的共源级放大器大信号分析,MOS管工作在饱和区时,2023/7/5,共源级放大器,5,小信号分析,考虑沟道长度调制时,,2023/7/5,共源级放大器,6,讨论增益对信号电平的依赖关系导致了非线性,增大W/L、或增大VRD、或减小ID,都可以提高Av。但是,较大的器件尺寸,导致较大的器件电容。较高的VRD会限制最大电压摆幅。若V
2、RD保持常数,减小ID,则必须增大RD,导致更大的输出节点时间常数。,2023/7/5,共源级放大器,7,1.2 MOS二极管连接做负载的共源级MOS二极管连接,二极管连接的阻抗为,二极管连接的阻抗为,考虑体效应时,2023/7/5,共源级放大器,8,增益NMOS二极管连接做负载,其中,没有体效应,PMOS二极管连接做负载,2023/7/5,9,另一种二极管连接nmos管做负载的结构优点?缺点?,2023/7/5,10,另一种二极管连接nmos管做负载的结构电流镜只采用nmos没有体效应增益精确好的PSRR两倍功耗,2023/7/5,共源级放大器,11,讨论增益与输入信号无关,是器件尺寸的弱函
3、数。高增益要求会造成晶体管的尺寸不均衡。,例:为了达到10倍增益,则(W/L)1=50(W/L)2,在这个例子中,M2的过驱动电压应该是M1的过驱动电压的10倍。若VGS1-VTH1=200mV,|VTH2|=0.7V,|VGS2|=2.7V,严重制约输出电压摆幅。,允许的输出电压摆幅减小。,2023/7/5,共源级放大器,12,1.3 电流源负载的共源级放大器讨论获得更大的增益M2的输出阻抗与所要求的M2的最小|VDS|之间联系较弱,因此对输出摆幅的限制较小。长沟器件可以产生高的电压增益。同时增加W、L将引入更大的节点电容。ID AV,考虑沟道长度调制,,2023/7/5,共源级放大器,13
4、,1.4 带源级负反馈的共源级放大器小信号直接分析方法,这里,没有考虑体效应和沟道长度调制效应,讨论增加源级负反馈电阻,使增益是gm的弱函数,实现线性的提高。线性化的获得是以牺牲增益为代价的。当gmRS1,AVRD/RS,2023/7/5,共源级放大器,14,考虑沟道长度调制及体效应时,电路的交流小信号模型为,2023/7/5,共源级放大器,15,小信号等效分析,辅助定理:在线性电路中,电压增益等于-GmRout,其中Gm表示输出与地短接时电路的跨导;Rout表示当输入电压为零时电路的输出电阻。,线性电路的输出端口可用诺顿定理来等效,可得,输出电压为-IoutRout,定义Gm=Iout/Vi
5、n,可得Vout=-GmVinRout。,Gm?Rout?,诺顿定理:线性有源单口网络等效电流源的恒流源等于有源单口网络的短路电流,内阻等于网络中所有独立源不激励时的端口电阻。,2023/7/5,共源级放大器,16,计算Gm,(考虑沟道长度调制及体效应),由于,所以,因此,,2023/7/5,共源级放大器,17,计算Rout,计算流经ro的电流,带入V1,得到:,得到,所以,,输出电阻增大!,2023/7/5,共源级放大器,18,计算Av,Av=-Gm(Rout|RD),若忽略rO和gmb的影响,即rO和gmb=0,2023/7/5,共漏级放大器,19,2、共漏级放大器(源跟随器),大信号分析
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 模拟 集成电路设计 ch3 放大器
链接地址:https://www.31ppt.com/p-5421993.html