一.基本理论.ppt.ppt
《一.基本理论.ppt.ppt》由会员分享,可在线阅读,更多相关《一.基本理论.ppt.ppt(68页珍藏版)》请在三一办公上搜索。
1、EDA技术实用教程,第1章 概 述,1.1 EDA技术及其发展,现代IT技术的方向是:数字化、智能化、网络化、超级化。,计算机及应用;网络工程;工业自动化;电子信息工程;通信工程;软件工程;信息管理工程;光电信息工程;,1.1 EDA技术及其发展,现代电子设计技术地核心是EDA(Electronic Design Auto-mation)技术。,超大规模集成芯片地出现使得利用通用器件进行电子系统设计已赶不上潮流;,计算机技术的发展使得逻辑编译、逻辑化简、逻辑分割、逻辑综合、逻辑布线、逻辑仿真、逻辑测试由计算机来自动完成成为可能。系统的设计者可以在更高层次(行为描述)对系统进行设计,而低层次的设
2、计就可以由计算机自动完成(就是所谓的EDA);,1.1 EDA技术及其发展,EDA技术就是:依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、逻辑化简、逻辑分割、逻辑综合、结构综合(布局布线)以及逻辑优化和仿真测试,直至实现既定的电子线路系统功能。,EDA技术使得:设计者的工作仅限于利用软件的方式,即利用硬件描述语言和EDA软件来完成对系统硬件功能的实现。,1.1 EDA技术及其发展,EDA的三个方面:,硬件方面:融合了大规模集成电路制造技术、IC版图设计技术、ASIC测试和封装技术、FPGA/CPLD编程下载技术、自动测
3、试技术等;,计算机辅助工程方面:融合了计算机辅助设计、计算机辅助制造、计算机辅助测试、计算机辅助工程技术以及多种计算机语言的设计概念。,现代电子学方面:容纳了电子线路设计理论、数字信号处理技术、数字系统建模和优化技术及长线技术理论;,1.1 EDA技术及其发展,EDA技术发展的三个阶段:,开始使用计算机代替手工劳动;,出现了FPGA和HDL语言;,集成电路超亚微米(90nm)、HDL标准化确立;,1.1 EDA技术及其发展,EDA技术在进入21世纪后,得到了更大的发展,突出表现在以下几个方面:,使电子设计成果以自主知识产权的方式得以明确表达和确认成为可能;,在仿真和设计两方面支持标准硬件描述语
4、言的功能强大的EDA软件不断推出。,电子技术全方位纳入EDA领域;,EDA使得电子领域各学科的界限更加模糊,更加互为包容;,1.1 EDA技术及其发展,更大规模的FPGA和CPLD器件的不断推出;,基于EDA工具的ASIC设计标准单元已涵盖大规模电子系统及IP核模块;,软硬件IP核在电子行业的产业领域、技术领域和设计应用领域得到进一步确认;,SoC高效低成本设计技术的成熟。,EDA技术,ASIC设计,FPGA/CPLD可编程ASIC 设计,门阵列(MPGA);标准单元(CBIC);全定制;(FCIC);ASIC设计,SOPC/SOC,混合ASIC设计,1.2 EDA技术实现目标,作为EDA技术
5、最终实现目标的ASIC,通过三种途径来完成:,SOC:SYSTEM ON A CHIP,SOPC:SYSTEM ON A PROGAMMABLE CHIP,SOPC,NIOS,EthernetInterface,ARM,UART,RAM/ROM FIFO,USB,PCI,DSP Blocks,PLLs,SDRAM CONTROL,VGA,PS2,Multiply Unit,JPEG CPL,FIR,IIR,FFT,1.超大规模可编程逻辑器件,2.半定制或全定制ASIC,3.混合ASIC,1.2 EDA技术实现目标,1.3 硬件描述语言VHDL,硬件描述语言是EDA技术的重要组成部分,VHDL是
6、作为电子设计主流硬件的描述语言。,VHDL语言具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性。,用VHDL进行电子系统设计的一个很大的优点是设计者可以专心致力于其功能的实现,而不需要对不影响功能的与工艺有关的因素花费过多的时间和精力。,1.3 硬件描述语言VHDL,高端,低端,VHDL,VerilogHDL,C、ASM.程序,CPU指令/数据代码:010010 100010 1100,软件程序编译器 COMPILER,编译器和综合功能比较,VHDL/VERILOG.程序,硬件描述语言 综合器 SYNTHESIZER,为AS
7、IC设计提供的 电路网表文件,(a)软件语言设计目标流程,(b)硬件语言设计目标流程,VHDL综合器运行流程,原理图/VHDL文本编辑,综合,FPGA/CPLD适配,FPGA/CPLD编程下载,FPGA/CPLD器件和电路系统,时序与功能门级仿真,1、功能仿真2、时序仿真,逻辑综合器,结构综合器,1、isp方式下载 2、JTAG方式下载 3、针对SRAM结构的配置 4、OTP器件编程,功能仿真,2.1 FPGACPLD设计流程,应用FPGA/CPLD的EDA开发流程:,2.1.1 设计输入(原理图HDL文本编辑),1.图形输入,图形输入,原理图输入,状态图输入,波形图输入,原理图编辑器,HDL
8、文本编辑器,波形编辑器,2.HDL文本输入,2.1.1 设计输入(原理图HDL文本编辑),这种方式与传统的计算机软件语言编辑输入基本一致。就是将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。可以说,应用HDL的文本输入方法克服了上述原理图输入法存在的所有弊端,为EDA技术的应用和发展打开了一个广阔的天地。,2.1.2 综合,整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。由此可见,综合器工作前,必须给
9、定最后实现的硬件结构参数,它的功能就是将软件描述与给定的硬件结构用某种网表文件的方式对应起来,成为相应互的映射关系。,2.1.3 适配,适配器也称结构综合器,它的功能是将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。适配所选定的目标器件(FPGA/CPLD芯片)必须属于原综合器指定的目标器件系列。,逻辑综合通过后必须利用适配器将综合后网表文件针对某一具体的目标器件进行逻辑映射操作,其中包括底层器件配置、逻辑分割、逻辑优化、逻辑布局布线操作。适配完成后可以利用适配所产生的仿真文件作精确的时序仿真,同时产生可用于编程的文件。,2.1.4 时序
10、仿真与功能仿真,时序仿真,功能仿真,就是接近真实器件运行特性的仿真,仿真文件中己包含了器件硬件特性参数,因而,仿真精度高。,是直接对VHDL、原理图描述或其他描述形式的逻辑功能进行测试模拟,以了解其实现的功能是否满足原设计的要求的过程,仿真过程不涉及任何具体器件的硬件特性。,2.1.5 编程下载,通常,将对CPLD的下载称为编程(Program),对FPGA中的SRAM进行直接下载的方式称为配置(Configure),但对于OTP FPGA的下载和对FPGA的专用配置ROM的下载仍称为编程。FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是:将以乘积项结构方式构成逻
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基本理论 ppt
链接地址:https://www.31ppt.com/p-5395807.html