设计三人表决电路.ppt
《设计三人表决电路.ppt》由会员分享,可在线阅读,更多相关《设计三人表决电路.ppt(32页珍藏版)》请在三一办公上搜索。
1、项目九设计制作三人表决电路,任务 分析编码器任务2 认识译码器任务3 设计组合逻辑电路操作指导,看一看:三人表决电路,实物示意图,电路组成框图,图中有两个双四输入与非门CD4012和一个OC门,当三个按钮S1、S2、S3中有两个或两个以上闭合的时候,表示成功的灯就亮了。,元器件选择,表9-1 元器件明细表,任务 分析编码器,编码器是一种组合逻辑电路。组合逻辑电路是没有记忆功能的,其任何时刻的输出状态直接由当时的输入状态决定,而与电路前一个时刻的状态无关。一、认识组合逻辑电路,二、组合逻辑电路的分析步骤,1由逻辑电路图写出逻辑函数表达式2化简,3分析逻辑功能 表9-2 真值表总结:组合逻辑电路的
2、分析步骤,具有异或门的逻辑功能,B、C输入相同输出为“0”;B、C输入不同,输出为“1”,二、编码器,编码就是将符号或数码按一定的规律编排成一组组代码,并使每组代码具有一定的含义。编码器能够完成数字编码的电路称为编码器。常见编码器二进制编码器和二-十进制编码器1二进制编码器是用n位二进制代码对2n个信号进行编码的电路举例:三位二进制编码器逻辑图,由编码的逻辑电路可以得到Y2、Y1、Y0 的逻辑函数表达式:,Y0=I1+I3+I5+I7 Y1=I2+I3+I6+I7 Y2=I4+I5+I6+I7,在任何时刻,编码器只能对一个输入信号进行编码,可根据需要输入有效电平,可以输入高电平有效也可以输入低
3、电平有效。,三位二进制编码器真值表,所以三位二进制编码器的输入端有8个,输出端有3个,集成三位二进制编码器称为8-3线编码器。,2二-十进制编码器将十进制数字09编成二进制代码的电路,叫做二-十进制编码器 Y3=I8+I9 Y2=I4+I5+I6+I7 Y1=I2+I3+I6+I7 Y0=I1+I3+I5+I7,输出端有4个,输入端有10个,输出的逻辑函数表达式:,编码器的真值表 如按下“I1”则I1输入为高电平,于是Y0输出为1,而Y3、Y2、Y1均输出为0,整个编码器输出为0001,如按下“I7”则Y2、Y1、Y0输出为1,Y3为0,整个输出为0111。,学习要点,1分析组合逻辑电路的步骤
4、是:2.编码就是将符号或数码按一定的规律编排成一组组代码,并使每组代码具有一定的含义。能够完成编码的电路称为编码器。编码器有二进制编码器和十进制编码器等。,优先编码器,优先编码器能按信号的优先级别进行编码常用CT74LS147型10/4线优先编码器图9-7 CT74LS147的外形 T74LS147引脚排列,任务2 认识译码器一、译码器,译码器是将具有特定含义的二进制代码“翻译”成相应的输出信号,译码器和编码器互为逆过程。常见的译码器有二进制译码器、十进制译码器和显示译码器等。表9-6 2线4线译码器真值表 图9-9 2线4线译码器,二、译码器的功能1二进制译码器二进制译码器是将二进制代码的各
5、种状态,按其原意“翻译”成对应的输出信号的电路。n位二进制代码有2n个取值组合,对应的输出信号就有2n个。2二十进制译码器将二十进制代码翻译成09十个十进制数信号的电路叫做二十进制译码器。通常也叫做4线10线译码器。,A、B是两个输入端、,Y3Y2Y1Y0是四个输出端,2线4线译码器示意图,下图为8421BCD码译码器逻辑图,输出低电平有效,当DCBA分别为00001001十个8421BCD码时,就可以得到8421BCD译码器的真值表表9-7 8421BCD译码器真值表例如:8421BCD译码器的输入端DCBA0000时,输出Y00,而Y1Y2Y91。Y0被译出。,2.数码显示器 分段数码显示
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 设计 三人 表决 电路
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-5385519.html