数电第五章.ppt
《数电第五章.ppt》由会员分享,可在线阅读,更多相关《数电第五章.ppt(76页珍藏版)》请在三一办公上搜索。
1、5 锁存器和触发器,教学要求,1、掌握锁存器、触发器的电路结构和工作原理,2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能,1、时序逻辑电路与锁存器、触发器:,时序逻辑电路:,概述,锁存器和触发器是构成时序逻辑电路的基本逻辑单元。,结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。,工作特征:时序逻辑电路任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。,具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。,2、锁存器与触发器,共同点:,不同点:,锁存器-对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改
2、变状态。,触发器-对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。,5.1 双稳态存储单元电路,5.1.1 双稳态的概念,双稳态存储单元电路,电路有两个互补的输出端,Q端的状态定义为电路输出状态。,2、逻辑状态分析,0,1,电路具有记忆1位二进制数据的功能。,1,0,如 Q=1,如 Q=0,1,0,5.1.2 双稳态存储单元,1、电路结构,5.2.1 SR 锁存器,5.2 锁存器,1.基本SR锁存器,电路的初态与次态,初态:R、S信号作用前Q端的状态.初态用Q n表示。,次态:R、S信号作用后Q端的状态.次态用Q n+1表示。,1)工作原理,0,0,若初态 Q n=1,
3、若初态 Q n=0,1,0,1,0,1,0,0,0,R=0、S=0,无论初态Q n为0或1,锁存器的状态不变,无论初态Q n为0或1,锁存器的次态为为1态。信号消失后新的状态将被记忆下来。,0,1,若初态 Q n=0,若初态 Q n=1,0,1,0,1,0,R=0、S=1,1,0,1,无论初态Q n为0或1,锁存器的次态为0态。信号消失后新的状态将被记忆下来。,1,0,若初态 Q n=1,若初态 Q n=0,1,1,0,1,0,0,1,0,1,R=1、S=0,0,1,1,0,0,S=1、R=1,无论初态Q n为0或1,锁存器的次态、都为0。,约束条件:SR=0,当S、R 同时回到0时,由于两个
4、与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。,2)逻辑符号与逻辑功能,不变,置0,置1,不确定,S为置1端R为置0端且都是高电平有效,不变,置1,不变,置0,置1,不变,不变,4)工作波形(设初态为0),画工作波形方法:根据锁存器信号敏感电平,确定状态转换时间 根据锁存器的逻辑功能确定Qn+1。,4)用与非门构成的基本SR锁存器,、,c.国标逻辑符号,a.电路图,约束条件:S R=0,画工作波形,不变,不定,置1,不变,置1,不变,置0,不变,5、应用举例,-去抖动电路,开关闭合时,开关断开时,开关接A时振动,Q=1,开关接 B振动,去抖动电路工作原理,2.逻辑门控SR锁存器,
5、电路结构,国标逻辑符号,简单SR锁存器,使能信号控制门电路,2、工作原理,S=0,R=0:Qn+1=Qn,S=1,R=0:Qn+1=1,S=0,R=1:Qn+1=0,S=1,R=1:Qn+1=,E=1:,E=0:,0,1,状态发生变化。,状态不变,3、逻辑功能的几种描述方式:,1)逻辑功能表(E=1),2)特性方程,3)状态转换图,逻辑功能表,S=1R=0,S=0R=1,S=0R=X,S=XR=0,状态转换图用于电路设计:已知状态的转换,确定S、R的逻辑值,4)工作波形,E=1期间的S、R信号影响锁存器的状态。,E=0为低电平期间锁存器状态不变。,5)动作特点:E=1期间电路对信号敏感,并按S
6、、R信号改变锁存器的状态。,与非门构成的门控SR锁存器,不定,设SR锁存器的初始状态为0,与非门构成的门控SR锁存器,ERSQ,输出全为0,E=10后状态不定,设初始状态为“0”,比较:或非门组成的门控SR锁存器的输出波形,5.2.2 D 锁存器,1.逻辑门控 D 锁存器,国标逻辑符号,逻辑电路图,该锁存器有几种功能?有不确定状态吗?,S=0 R=1,D=0,Q=0,D=1,Q=1,=D,S=1 R=0,逻辑功能,1.逻辑门控 D 锁存器,2.传输门控 D 锁存器,E=0时,E=1时,(a)电路结构,TG2导通,TG1断开,TG1导通,TG2断开,Q=D,Q 不变,(b)工作原理,(c)工作波
7、形,2.传输门控 D 锁存器,试画出D锁存器的输出波形。,(设初始状态Q=0。),可见,D锁存器存在“空翻”现象。,2.传输门控 D 锁存器,3.锁存器的动态特性,保持时间tH:确保数据的可靠锁存的最少时间。,延迟时间tpLH:输出从低电平到高电平的延迟时间;,脉冲宽度tW:为保证D信号正确传送到Q和,建立时间tSU:表示D信号对E下降沿的最少时间提前量。,延迟时间tpHL:高电平到低电平的延迟时间。,CMOS八D锁存器-74HC/HCT373,三态门使能,数据输出,LE=0,锁存器的状态不变,LE=1,锁存器的状态随Dn变化,三态门为高阻态,数据不能输出,4.典型集成电路,传输门控 D 锁存
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第五

链接地址:https://www.31ppt.com/p-5357588.html