模块四集成触发器.ppt
《模块四集成触发器.ppt》由会员分享,可在线阅读,更多相关《模块四集成触发器.ppt(107页珍藏版)》请在三一办公上搜索。
1、,模块四 集成触发器,项目5 带锁存的抢答器,工作任务任务1:消抖电路的设计与制作任务2:带锁存的抢答器的设计与仿真学习目标重点掌握RS、JK、D、T、T触发器的功能熟练掌握不同触发器之间的转换及触发器的应用,主要要求:,了解触发器的基本特性和作用。,了解触发器的类型和逻辑功能的描述方法。,4.1 概述,一、触发器的基本特性和作用,Flip-Flop,简写为 FF,又称双稳态触发器。,一个触发器可存储 1 位二进制数码,触发器的作用,触发器有记忆功能,由它构成的电路在某时刻的输出不仅取决于该时刻的输入,还与电路原来状态有关。而门电路无记忆功能,由它构成的电路在某时刻的输出完全取决于该时刻的输入
2、,与电路原来状态无关;,触发器和门电路是构成数字电路的基本单元。,二、触发器的类型,根据逻辑功能不同分为,根据触发方式不同分为,根据电路结构不同分为,三、触发器逻辑功能的描述方法,主要有特性表、特性方程、驱动表(又称激励表)、状态转换图和波形图(又称时序图)等。,主要要求:,掌握与非门结构基本 RS 触发器的电路、逻辑功能和工作特点。,了解同步触发器的结构、工作特点和存在问题。,4.2 触发器的基本形式,掌握触发器的 0 态、1 态、置 0、置 1、触发方式、现态、次态和空翻等概念。,了解触发器逻辑功能的描述方法。,掌握 RS 触发器、D 触发器、JK 触发器的逻辑功能及其特性方程。,双稳态电
3、路(Bistate Elements),问题:由于电路没有输入,无法控制或改变它的状态。,电路有两个稳定工作状态:,一、基本 RS 触发器,(一)由与非门组成的基本 RS 触发器,1.电路结构及逻辑符号,置0端,也称复位端。R 即 Reset,置1端,也称置位端。S 即 Set,Basic Flip-Flop,工作原理,2.工作原理及逻辑功能,0,1,1,1 1,0,触发器被置 0,2.工作原理及逻辑功能,1,0,0,1 1,1,触发器被置 1,2.工作原理及逻辑功能,G1 门输出,G2 门输出,2.工作原理及逻辑功能,特性表,3.逻辑功能的特性表描述,与非门组成的基本 RS 触发器特性表,注
4、意,波形分析举例,解:,初态为 0,故保持为 0。,不定状态出现在:两个输入有效后同时变为无效,结论:不允许在两个输入端同时加输入信号,a、信号同时存在时,两输出端均为高电平;,b、信号同时撤消时,FF的状态无 法确定;,(二)基本 RS 触发器的两种形式,触发器的状态 小结,0态、1态、不正常态,现态和次态,现态(Present State):触发器在接收信号之前所处的状态,用Qn表示;,次态(Next State):触发器在接收信号之后建立的新的稳定状态,用Qn+1表示。,称为“0”态,,称为“1”态,,基本RS触发器的应用,作为存储单元,可存储1位二进制信息。,其它功能触发器的基本组成部
5、分。,构成单脉冲发生器,应用举例,利用基本RS触发器的记忆功能消除机械开关振动引起的干扰脉冲。,图4-4 机械开关(a)电路(b)输出电压波形,干扰脉冲,返回,A有0就置1,B有0就置0,图4-5利用基本RS触发器消除机械开关振动的影响(a)电路(b)电压波形,集成基本RS触发器,EN1时工作EN0时禁止,二、同步触发器,Synchronous Flip-Flop,实际工作中,触发器的工作状态不仅要由触发输入信号决定,而且要求按照一定的节拍工作。为此,需要增加一个时钟控制端 CP。,CP 即 Clock Pulse,它是一串周期和脉宽一定的矩形脉冲。,具有时钟脉冲控制的触发器称为时钟触发器,又
6、称钟控触发器。,同步触发器是其中最简单的一种,而基本 RS 触发器称异步触发器。,(一)同步 RS 触发器,(一)同步 RS 触发器,工作原理,CP=0 时,G3、G4被封锁,输入信号 R、S不起作用。基本 RS 触发器的输入均为 1,触发器状态保持不变。,CP=1 时,G3、G4解除封锁,将输入信号 R 和 S 取非后送至基本 RS 触发器的输入端。,1.电路结构与工作原理,RS功能,R、S 信号高电平有效,2.逻辑功能与逻辑符号,解:,例 试对应输入波形画出下图中 Q 端波形。,原态未知,VCC,3.同步 RS 触发器的特性表与特性方程,特性表,RS 触发器功能也可用特性表与特性方程来描述
7、。,特性方程指触发器次态与输入信号和电路原有状态之间的逻辑关系式。,(二)同步 D 触发器,(二)同步 D 触发器,1.电路结构、逻辑符号和逻辑功能,D,同步 D 触发器功能表,称为 D 功能,特点:Qn+1 跟随 D 信号,解:,例 试对应输入波形画出下图中 Q 端波形(设触发器 初始状态为 0)。,触发器,初始状态为 0,同步触发器在 CP=1 期间能发生多次翻转,这种现象称为空翻,2.D 触发器的特性表、特性方程、驱动表和状态转换图,由触发器现态和次态的取值来确定输入信号取值的关系表,又称激励表。,用圆圈及其内的标注表示电路的所有稳态,用箭头表示状态转换的方向,箭头旁的标注表示状态转换的
8、条件。,它们是触发器逻辑功能的不同描述方法,也是时序逻辑电路逻辑功能的描述方法。,特性方程,Qn+1=D,D 触发器驱动表,0 00 11 01 1,00,11,无约束,Qn+1 在 D=0 时就为 0,与 Qn 无关。,0 00 11 01 1,0 1,D=1,D=0,D=0,D=1,Qn+1 在 D=1 时就为 1,与 Qn 无关。,2.D 触发器的特性表、特性方程、驱动表和状态转换图,同步D触发器状态转换图,(三)同步 JK 触发器,(三)同步 JK 触发器,功能表,电路结构,称为 JK 功能,即 JK=00 时保持;JK=11 时翻转;J K 时 Qn+1 值与 J 相同。,不变,Qn
9、,置 0,0,翻转,置 1,1,0,特性表,特性方程,驱动表,0,无约束条件,状态转换图,0 1,J=0K=,1,1,0,J=1K=,J=K=0,J=K=1,解:,例 设触发器初始状态为 0,试对应输入波形画出 Q 端波形。,触发器初始状态为 0,(四)同步触发器的特点,同步触发器的触发方式为电平触发式,同步触发器的共同缺点是存在空翻,例:已知触摸开关电路如图所示,试分析电路的工作原理。判断S1、S2中哪一个是开?哪一个是关?,触摸开关电路,关,开,Q,S1按下:,S1弹起:,结论:,关,开,Q,S2按下:,S2弹起:,结论:,主要要求:,了解无空翻触发器的类型,掌握其工作特点。,能根据触发器
10、符号识别其逻辑功能和触发方式,并进行波形分析。,4.3 无空翻触发器,Master-Slave Flip-Flop,Edge-Triggered Flip-Flop,一、无空翻触发器的类型和工作特点,工作特点:CP=1 期间,主触发器接收输入信号;CP=0 期间,主触发器保持 CP 下降沿之前状态不变,而从触发器接受主触发器状态。因此,主从触发器的状态只能在 CP 下降沿时刻翻转。(详见链接)这种触发方式称为主从触发式。,工作特点:只能在 CP 上升沿(或下降沿)时刻接收输入信号,因此,电路状态只能在 CP 上升沿(或下降沿)时刻翻转。这种触发方式称为边沿触发式。,主从触发器和边沿触发器有何异
11、同?,只能在 CP 边沿时刻翻转,因此都克服了空翻,可靠性和抗干扰能力强,应用范围广。,相同处,电路结构和工作原理不同,因此电路功能不同。为保证电路正常工作,要求主从 JK 触发器的 J 和 K 信号在 CP=1 期间保持不变;而边沿触发器没有这种限制,其功能较完善,因此应用更广。,相异处,单击此处将跳过刚才讲过的主从RS触发器内容,给主从触发器提供反相的时钟信号,使它们在不同的时段交替工作。,主从 RS 触发器电路、符号和工作原理,表示时钟触发沿为下降沿,Q=Q从,主从 RS 触发器工作原理,CP=1 期间,主触发器接受输入信号,从触发器被封锁,使主从 RS 触发器状态保持不变。,BACK,
12、Q=Q从,无空翻触发器的学习重点是根据逻辑符号识别其功能,理解其应用。下面介绍常用无空翻触发器的符号及其应用注意事项。,二、常用无空翻触发器及其符号,主从触发器,边沿触发器,具有异步端的边沿 JK 触发器,注意,(1)弄清时钟触发沿是上升沿还是下降沿?,(2)弄清有无异步输入端?异步置 0 端和异步置 1 端是低电平有效还是高电平有效?,(4)边沿触发器的逻辑功能和特性方程与同步触发器的相同,但由于触发方式不一样,因此,它们的逻辑功能和特性方程成立的时间不同。边沿触发器的逻辑功能和特性方程只在时钟的上升沿(或下降沿)成立。,(3)异步端不受时钟 CP 控制,将直接实现置 0 或置 1。触发器工
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 模块 集成 触发器
链接地址:https://www.31ppt.com/p-5357008.html