数字电子钟设计.ppt
《数字电子钟设计.ppt》由会员分享,可在线阅读,更多相关《数字电子钟设计.ppt(26页珍藏版)》请在三一办公上搜索。
1、电工学A1课程设计,设计题目:数字电子钟计时系统设计,一、设计任务和基本要求,设计任务:,用中、小规模集成电路设计一台数字电子钟,基本要求如下:采用LED显示累计时间“时”、“分”、“秒”。具有校时功能。,二、设计步骤,图1 数字电子钟系统框图,1秒信号发生器,秒信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟通常用晶体振荡器产生的脉冲经过整形、分频获得1Hz的秒脉冲。,图2 秒信号发生器,注:鼓励同学们查阅资料、利用其他方法设计秒信号发生电路,利用555定时器设计,注:鼓励同学们查阅资料、利用其他方法设计秒信号发生电路,设计方法二,2秒、分、时计数器设计,秒、分计数器为60进制
2、计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模十进制集成计数器。使用“置数法”或“清零法”以及利用计数器的级联方法,可实现任意进制的计数器。,(1)60进制计数器,首先将两片十进制集成计数器设置成十进制加法计数器,将第一片计数器的进位输出连到第二片计数器的进位输入,这样两片计数器最大可实现100进制的计数器。现要设计一个60进制的计数器,可利用“置数法”或“清零法”的方法实现。当计数器输出“2Q3Q2Q1Q0、lQ3Q2Q1Q0=0110、0000”时,通过门电路形成一置数脉冲,使计数器归零。此电路可作为秒、分计数器。,二片74LS290可构成100以内的计数器,例:60
3、进制计数器,.,0010(2),0100(4),S92,S91,Q3,Q0,Q2,Q1,R01,R02,C1,C0,计数脉冲,S92,S91,Q3,Q0,Q2,Q1,R01,R02,C1,C0,十位,个位,两位十进制计数器(100进制),(2)24进制计数器,同理当个位计数状态为“Q3Q2Q1Q0=0100”,十位计数器状态为“Q3Q2Q1Q0=0010”时,要求计数器归零。通过把个位Q2、十位Q1相与后的信号送到个位、十位计数器的置数端,使计数器复零,从而构成24进制计数器。,二片74LS290可构成100以内的计数器,例:二十四进制计数器,0010(2),0100(4),十位,个位,两位十
4、进制计数器(100进制),注意事项,触发方式(上升沿/下降沿触发)清零信号进制TTL/CMOS,3译码显示电路,译码电路的功能是将“秒”、“分”、“时”计数器的输出代码进行翻译,变成相应的数字。用于驱动LED七段数码管的译码器驱动LED七段共阳极(共阴极)显示数码管。由LED七段数码管组成的一位数码显示电路。若将“秒”、“分”、“时”计数器的每位输出分别接到相应七段译码器的输入端,便可进行不同数字的显示。注意应在译码器输出与数码管之间串联的R为限流电阻。,注意事项,数码管的类型(共阴/共阳)TTL/CMOS,4校时电路,数字钟启动后,每当数字钟显示与实际时间不符时,需要根据标准时间进行校时。校
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子钟 设计
链接地址:https://www.31ppt.com/p-5348155.html