数显声显倒计时器课设报告.docx
《数显声显倒计时器课设报告.docx》由会员分享,可在线阅读,更多相关《数显声显倒计时器课设报告.docx(25页珍藏版)》请在三一办公上搜索。
1、电子技术综合课程设计课 程:电子技术综合课程设计题 目:数显声响倒计时器所属院(系)物电学院 专业班级电子1104姓 名_ 学号:指导老师王婷完成地点电信工程系实验室2013年09月20日数显、声响倒计时电路设计一、任务及要求:设计并制作一个数显、声响式倒计时电路。要求如下:1、电路具有1099秒可预置定时功能。2、有两个数码管显示计时时间,用一只LED指示计时开始与结 束。按预置/开始按钮,数码管显示定时时间,LED不亮;再按预置/ 开始按钮,LED亮,倒计时开始。3、倒计时结束时,计数器停止计数,LED不亮。4、电路具有开机预置数功能。5、电路具有最后三秒报时功能,要求响半秒、停半秒,共三
2、次。 用压控陶瓷蜂鸣器作为电声元件。6、自制本电路所用的直流电源和一秒信号源。二、参考资料:数字电子技术实验任务书实验四及实验六电子技术基础课程设计资料1. 相关方案设计及选择41.1方案一41.2方案二41.3方案的选择42. 理论设计单元电路52.1 5v电压源52.1.1降压电路52.1.2整流电路52.1.3滤波电路52.1.4稳压电路52.2 1s信号源62.2.1 555定位器的引脚排列62.2.2 555定位器的几种功能62.2.3 555定位器制成多谐振荡器72.3复位装置82.4倒计时及停止装置92.4.1 倒计时92.4.2倒计时停止装置132.4.3倒计时及停止装置的连接
3、142.5报警装置153. 总电路的仿真与实物制作163.1软件介绍163.2软件仿真163.3实物制作的故障及处理163.3.1 1s 信号源174. 总结与体会18参考文献21附录122附录2241. 相关方案及选择1.1方案一图1.11.2方案二图1.21.3方案的选择此次制作的数显、声响倒计时需要在00的时候停止计时,而74LS190没有置零端口,要想在00停止倒计时会使电路更复杂。因此选择有置零控制端口的192芯片来进行倒计时,即选择方案二。2 .理论设计一单元电路设计2.1 5V电压源电路2.1.1降压电路。直流电压源的输入端接220V的交流电网电压,一般情况下,所需直流电压的数值
4、和交 流电压有效值相差较大,因而需要电源变压器进行降压。在对交流电压进行降压处理时,电 路采用变压器直接变压的方法,输出16V交流电压。2.1.2整流电路整流电路一般分为半波整流和全波整流。半波整流相对于全波整流而言,在相同的变压 器的副边电压下对二极管的参数要求是一样的,并且还具有输出电压高、变压器利用率高、 脉动小等优点,因此得到相当广泛的应用。其中桥式整流最为常用,单相桥式整流电路课将 变压器副边电压从交流转变为直流电压。鉴于以上优点,本设计采用了桥式整流的方法。2.1.3滤波电路电容滤波电路是最常见并且最简单的滤波电路,在整流滤波电路的输出端(即负载电阻 两端)并联一个电容即得到电容滤
5、波电路。滤波电容容量较大,利用其充放电作用,使输出 电压趋于平滑。滤波电路需要3300uF、0.01uF电容各一个。2.1.4稳压电路稳压电路有稳压二极管型稳压电路、串联型稳压电路和集成稳压器电路等多种类型。为 使电路简单化、高效化、稳定化,我们采用了集成7805稳压器型稳压电路进行稳压,为后 面的一切电路提供了稳定的5V直流电压。综上所述,整体电源设计思路为:220V/50HZ k交流电源 16V电源变压器 整流电路 滤波电路 稳压电路输出+5V直流电压。: TE:-:7R-图2.1 5V电压源电路2.2 1s信号源:利用555集成定时器,构成占空比为50%的多谐振荡器,用于产生周期为1s的
6、矩形方波。2.2.1 555定时器的引脚排列:其中管脚1(GND)为接地端;管脚2(TR)为低电 图2.2 555定时器管脚图平触发端(1/3);管脚3(Vo)为输出端;管脚4为复位端;管脚5为控制电压输入端,可改变上、下触发电位,不用时接0.01 mF电容倒地;管脚6(TH)为高电平触发端(2/3Vcc),也称阀值端;管脚7(D)为放电端;管脚8(Vcc=5V18V)电源端。1 - GND2 - Trigger3 - Output4 - Reset5 - Control voltage6 - Threshold7 - DischargeB - Vcc表2.1555定时器功能表蟾 A出高电平触
7、爰端(财柢电平触发端(Ba皿位用输出()放电管VT的我态 U-导通3电11截止 4rcc1。-导通1不变不受2.2.2 555定时器的几种功能:1)只要RD=0,无论两个触发端为何状态,输出端Vo=0。2)当RD=1,高电平触发端TH2/3Vcc,低触发端TR1/3Vcc时,D放电管导通,输出端 Vo=0。3)当RD=1,低触发端TR1/3Vcc,D放电管截止,输出端Vo=1.。4)当RD=1,而低触发端TR和高电平触发端TH的电平在1/3Vcc到2/3Vcc之间时,输 出保持不变。2.2.3 555定时器制成多谐振荡器多谐振荡器是一种自激振荡器,接通电源后不需外加触发便能产生矩形脉冲我们用5
8、55定时器构成多谐振荡器的原理很简单,只要将施密特触发器的反相输出端经 RC积分电路接回输入端即可。当接通电源以后,因为电容上的初始电压为0,所以输出为高电 平,并开始经电阻R向电容C充电,当充到输入电压为Vi=Vt+时,输出电压跳变为低电平,电 容C又经过电阻R开始放电。当放至Vi=Vt-时,输出电位又跳变为高电平,电容C重新开始 充电,如此周而复始,电路便不停的振荡.由Vc的波形求得电容C的充电时间T1和放电时间 T2各为T1= (R1+R2) CLn【(Vcc-VT-)/(Vcc-VT+)】=(R1+R2)CLn2T2=R2CLn 【(0-VT+)/(0-VT-)】=R2CLn2振荡周期
9、为 T=T1+T2=(R1+2R2)CLn2振荡频率为f=1/T=1/【(R1+2R2)CLn2】通过改变R和C的参数即可改变振荡频率。输出脉冲的占空比为 q=T1/T=(R1+R2)/(R1+2R2)。为了得到占空比为50%的脉冲,可采用占空比可调的可调电路。 电容的充电电流和放电电流流经不同的路径,充电电流只经过R1,放电电流只经过R2,因 此电容充电时间变为T1=R1CLn2而放电时间变为T2=R2CLn2,故输出脉冲占空比为q=R1/ (R1+R2)取R1=R2则可得到占空比为50%的信号源。经以上分析及计算R1=R2=72kQ ,C=10uF。 同时考虑到实际中不可能存在两个阻值完全
10、相等的电阻,因此在R1和R2之间可加入一个 10kQ的电位器,通过调节电位器已达到R1、R2阻值完全相等的目的。图2.3 1s信号源电路图2.3复位装置图2.4 74LS76管脚图其逻辑功能如下表:表2. 2 74LS76逻辑功能表JKQ*状态00Q保持010置 0101置 111Q 一翻转图2.5开机复位电路图2.4倒计时、译码,显示及停止装置2.4.1倒计时减法计数器:使用的74LS192芯片,它是同步十进制计数器,共16个管脚,可以组成 加法计数器和减法计数器,有两个控制端子,当CPu遇到上升沿,CPd高电平(或悬空), 芯片进行加法计数;当CPu置高电平(或悬空),CPd遇到上升沿,芯
11、片进行减法计数。表2.3 74LS192芯片的功能CP CP ny- CRQ 3 Q 2 Q1 Q 0XXX10000XX00D D D Df110加法计数1f10减法计数1110保持CR为异步清除端,LD为异步置数端,数据输入端D3、D2、D1、D0分别接逻 辑开关,输出端D、D、D、D接实验设备的一个译码显示输入相应插口 D、C、B、 3210A; CO和BO接逻辑电平显示插口。清除:令CR=1,其他输入为任意态,这时D D D D =0000,译码数字显示为0,3210清除功能完成后,置CR=0.置数:CR=0,CP、CP任意,数据输入端输入任意一组二进制数,令力=0,观察 UD计数译码
12、显示输出,预置功能完成后,置L_ =1.加计数:CR=0,LD = CPd =1,CP接单次脉冲源。输出状态发生变化在。尸。的上 升沿。减计数:CR=0,LD = CP =1,CPd接单次脉冲源。输出状态发生变化在CPD的上 升沿。利用74LS192实现1099倒计时功能。74LS192具有双时钟输入并具有清除和预置数功能。74LS192控制端说明Cdn -减计数脉冲输入Cup-增计数脉冲输入CO -非同步进位输出端BO -非同步借位输出端D1、D2、D3、D4 -计数器输入端QA、QB、QC、QD -数据输出端接线时,Cup或Cdn接单脉冲或1Hz时钟脉冲信号。输出端QD、QC、QB、QA接
13、 数码管。其余的控制信号和输入信号接逻辑开关,LD对低电平有效Vcc DI CLR BO CO LD D3 D4 -I6U15U14U13U12U11U1CHTLD2 Qb Qa Cdn Cup Qc Qd GND图2.6管脚图译码器:选用的74LS48芯片,它是一种常用的七段数码管译码器驱动器,常用在各种 数字电路和单片机系统的显示系统中。输出端(YaYg)为高电平有效,4个基本输入端D、 C、B、A分别对应输入十进制数BCD码的高位到低位,7个基本输出端a、b、c、d、e、f、 g分别对应于7段二极管,可驱动灯缓冲器或共阴极VLED。显示译码/驱动器不仅具有将 8421BCD码译成a、b、
14、c、d、e、f、g这7段输出的译码驱动功能,还具有消隐(BI)和试 灯 (LT)的辅助功能。B匚C匚LT匚BI/RBO 匚744S匠曰I匚74LS48 口 匚A匚GND匚BCD段译码器驱哉I器图2.7 74LS48管脚图表2.4 74LS48功能表SN54/74LS4S输出输入经过74LS48驱动译码后的信号传入七段共阴数码管中,显示相应数值。连接如下图所 示:该电路为99秒倒计时电路,U2为高位片,U1为低位片,经7448译码后得到相应的十 位数值与个位数值(右上角为十位,右下角为个位)。在低位片的减法计数端口 DN端口输入 脉冲,再将低位片的借位输出端与高位片的DN相连,使两片192级联;
15、MR端口接低电位, 静止其清零影响计数器正常工作;置数端口 PL与置数开关相连,以方便电路的复位。192 连接好后将输出端与7448相应的输入端口相连,再将数码管连接起来。当置数开关接地时, 电路置数为99,当开关接高电平时,电路开始倒计时。图2.8倒计时电路2.4.2倒计时停止装置使电路再倒计时结束时能停止在00,而不是返回99继续倒计时,使用了 D触发器,将端口 D与Q相连,使输出信号翻转,当电路在倒计时时,D保持高电平;当计时到00时, 高位片会向更高位片发出借位信号,即U2的TCD端口会形成一个上升沿,使D触发器的输 出信号发生翻转,变为高电平,高电平信号输入到MR端口,而清零端口 M
16、R为高电平有效, 由此使电路清零,并保持在00状态,即使电路倒计时到00时停止倒计时。电路图如下所示图2.9倒计时停止电路2.4.3倒计时及停止装置的连接将图2.8,图2.9连接起来,并加入控制灯熄,亮的控制电路,即形成了倒计时及停 止装置。如下图图2.10倒计时及停止装置或非门只有输入为“0”、“0”才出会输出“1”,其余输出均为“0”;与非门只有输入为“1”、“1”才会输出“0”,其余输出均为“1”;或门只有输入为“0”、“0”才会输出“0”,其余输出均为“1”;与门只有输入为“1”、“1”才会输出“0”,其余输出均为“1”。图示门电路的作用就是保证当电路在进行倒计时的时候最后一个与门输出
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数显声显倒 计时器 报告
链接地址:https://www.31ppt.com/p-5306965.html