体系结构中低功耗优化策略.ppt
《体系结构中低功耗优化策略.ppt》由会员分享,可在线阅读,更多相关《体系结构中低功耗优化策略.ppt(19页珍藏版)》请在三一办公上搜索。
1、体系结构中低功耗优化策略,陈一可 Chen Yike顾夏申 Gu Xiashen陆浩远 Lu Haoyuan,School of software engineer,Tongji University,Shanghai,China,摘要,随着嵌入式系统的广泛应用,低功耗问题摆在了设计人员面前低功耗设计包括系统设计、硬件设计 软件设计 器件的工艺设计等诸多万面。其中器件的工艺设计主要由半导体器件的厂家来完成,嵌入式系统的应用设计人员只需要关心器件的功耗指标。更多的工作集中于系统的硬件、软件以及它们之间的配合方面。关键字:嵌入式设备 低功耗 优化,引言,功耗问题是近几年来人们在嵌入式系统的设计中普
2、遍关注的难点与热点,特别是对于电池供电系统,而且大多数嵌入式设备都有体积和质量的约束。,(1)对于电池供电系统,延长电池的寿命,降低用户更换电池的周期,提高系统性能与降低系统开销,甚至能起到保护环境的作用;(2)安全的需要:例如工业现场总线设备的本安要求,实现本安要求的一个重要途径是降低系统的功耗;(3)降低电磁干扰:系统的功耗越低,电磁辐射的能量越小,对其它设备造成的干扰越小,如果所有的电子产品都设计成低功耗的,那么电磁兼容性设计会变得容易;(4)节能:特别是对电池供电系统来说,节能更为重要。,降低系统的功耗具有下面的优点:,功耗产生的原因,P=V2(?)f(?)C+Pstatic其中是静态
3、功耗,是V工作电压,是f工作频率,是C负载电容。?表示式中V2与f功耗相关的因素越大,功耗越大,但不是线性的。由于目前大多数电路采用CMOS工艺,静态功耗很小,可以忽略。起主要作用的是动态功耗,因此降低功耗从降低动态功耗入手。,体系结构层降低功耗技术,系统中的动态能量消耗占主要部分,随着工艺的缩放,泄漏电流的比例逐渐增大.如果不使用任何泄漏控制机制,未来的工艺中动态能量消耗和静态能量消耗比例基本相当.计算机系统是由软件和硬件组成的系统,低功耗问题必须从软件和硬件两方面综合考虑.计算机系统包括中心处理器、主存和I/O设备.一般来说,磁盘设备的能量消耗要比主存和处理器的功耗大几个量级,低功耗的系统
4、往往不使用磁盘系统.内存系统DRAM的能量消耗是处理器能量消耗的几十倍到几百倍.处理器内部的动态能量消耗又由时钟系统、数据路径、存储系统和控制I/O等组成.,一些重要的体系结构层降低功耗技术,动态电压缩放(dynamic voltage scaling,简称DVS)降低电压时钟门(clock gating)减少切换电容存储系统减少切换电容编码和缓存减少切换因子泄漏能量减少技术,动态电压缩放(dynamic voltage scaling,简称DVS)降低电压系统的动态功耗和电压成二次方关系,降低供应电压可以降低系统的动态功耗,动态电压缩放在系统运行时动态改变电压.一般可以设置几个离散电压值,软
5、件可以根据需求在几个电压值之间进行动态调整.实用的处理器包括Transmeta Crusoe,Intel Xscale和AMD K6 III+.电压切换存在一定的能量开销和时间开销.,时钟门(clock gating)减少切换电容时钟系统的能量消耗占CPU总功耗的很大一部分,减少时钟系统的切换电容对总功耗有很大的作用.一种实际有效的方法是划分时钟网络,在每个周期只允许必要的部分进行切换.这通过时钟门来实现.使用时钟门关闭的部件一般不能及时恢复正常状态,并且时钟系统可能产生小故障,这是使用时钟门存在的问题.如何有效地使用时钟门关闭功能部件,如何及时地将关闭的功能部件恢复到正常状态以降低性能损失是
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 体系结构 功耗 优化 策略
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-5226868.html